Enhanced Carrier Phase Synchronization Performance

この論文にアクセスする

この論文をさがす

著者

抄録

A general technique is introduced to enhance the performance of carrier phase error synchronization loops. This technique employs a notch filter inserted in a structure cascaded with the loop filter. Computer simulations of some well-known carrier phase synchronization loops enhanced with the proposed technique show that an approximately jitter free tracking and a great improvement in bit error rate (BER) results have been achieved.

収録刊行物

  • 電気学会論文誌. C, 電子・情報・システム部門誌 = The transactions of the Institute of Electrical Engineers of Japan. C, A publication of Electronics, Information and System Society  

    電気学会論文誌. C, 電子・情報・システム部門誌 = The transactions of the Institute of Electrical Engineers of Japan. C, A publication of Electronics, Information and System Society 126(5), 669-670, 2006-05-01 

    The Institute of Electrical Engineers of Japan

参考文献:  5件

参考文献を見るにはログインが必要です。ユーザIDをお持ちでない方は新規登録してください。

各種コード

  • NII論文ID(NAID)
    10018111525
  • NII書誌ID(NCID)
    AN10065950
  • 本文言語コード
    ENG
  • 資料種別
    SHO
  • ISSN
    03854221
  • データ提供元
    CJP書誌  J-STAGE 
ページトップへ