投票メモリへのアクセスを局所化した並列ハフ変換回路の構成法(応用,組込技術とネットワークに関するワークショップETNET2008)

書誌事項

タイトル別名
  • A VLSI architecture of Parallel Hough Transform with Localized Voting Space Access

この論文をさがす

抄録

コンピュータビジョンアルゴリズムの一つに、2値画像から直線や円を検出するハフ変換がある。本稿では、高速化と低消費電力化が求められる組み込み機器に適した直線検出のための並列ハフ変換回路の構成法を提案する。提案法により、ハフ変換の投票処理におけるメモリアクセスを局所化した省メモリな並列ハフ変換回路が構成できる。新たに提案するパッチを用いた画像探索順に基づいて投票処理を行う。この探索順により、回路内の投票メモリのインデックス数と画像サイズの依存関係をなくすことができる。局所化を考慮しない回路構成に比べ回路内の必要メモリ量をQVGA画像サイズで約97%,SVGA画像サイズでは約99%削減することができる。

収録刊行物

詳細情報 詳細情報について

  • CRID
    1571135652275894144
  • NII論文ID
    110006824850
  • NII書誌ID
    AA12149313
  • ISSN
    09196072
  • 本文言語コード
    ja
  • データソース種別
    • CiNii Articles

問題の指摘

ページトップへ