A-3-13 鍵埋め込み型AES暗号化回路のFPGAによる実装と評価(A-3. VLSI設計技術,一般セッション) A-3-13 An FPGA implementation of key-embedded AES encryption circuit

この論文をさがす

著者

    • 松岡 俊佑 Matsuoka Shunsuke
    • 旭川工業高等専門学校機械システム工学科 Department of Mechanical Systems, Asahikawa National College of Technology
    • 市川 周一 Ichikawa Shuichi
    • 豊橋技術科学大学知識情報工学系 Department of Knowledge-based Information Engineering, Toyohashi University of Technology

収録刊行物

  • 電子情報通信学会ソサイエティ大会講演論文集

    電子情報通信学会ソサイエティ大会講演論文集 2009年_基礎・境界, 62, 2009-09-01

    一般社団法人電子情報通信学会

各種コード

  • NII論文ID(NAID)
    110007881375
  • NII書誌ID(NCID)
    AN10489017
  • 本文言語コード
    JPN
  • データ提供元
    NII-ELS 
ページトップへ