書誌事項
- タイトル別名
-
- カイロ メンセキ オ コウリョ シタ フキハツセイ メモリ カキコミ サクゲン フゴウ セイセイ シュホウ
- A Circuit Area-Aware Bit-Write Reduction Code Generation for Non-Volatile Memories
- VLSI設計技術
- VLSI セッケイ ギジュツ
この論文をさがす
収録刊行物
-
- 電子情報通信学会技術研究報告 = IEICE technical report : 信学技報
-
電子情報通信学会技術研究報告 = IEICE technical report : 信学技報 115 (338), 249-253, 2015-12
東京 : 電子情報通信学会
- Tweet
詳細情報 詳細情報について
-
- CRID
- 1520290882310827264
-
- NII論文ID
- 40020701552
- 40020701064
-
- NII書誌ID
- AA1123312X
-
- ISSN
- 09135685
-
- 本文言語コード
- ja
-
- NDL 雑誌分類
-
- ZN33(科学技術--電気工学・電気機械工業--電子工学・電気通信)
-
- データソース種別
-
- NDL
- CiNii Articles