交換機の多量並列処理方式に関する研究
この論文にアクセスする
この論文をさがす
著者
書誌事項
- タイトル
-
交換機の多量並列処理方式に関する研究
- 著者名
-
山田, 茂樹, 1949-
- 著者別名
-
ヤマダ, シゲキ
- 学位授与大学
-
北海道大学
- 取得学位
-
工学博士
- 学位授与番号
-
乙第4000号
- 学位授与年月日
-
1991-12-25
注記・抄録
博士論文
目次
- 第1章 序論 / p1 (0004.jp2)
- 1.1 序言 / p1 (0004.jp2)
- 1.2 本研究の目的と論文の概要 / p3 (0005.jp2)
- 文献 / p7 (0007.jp2)
- 第2章 交換機の処理方式の特徴と課題 / p8 (0008.jp2)
- 2.1 まえがき / p8 (0008.jp2)
- 2.2 ディジタル交換機の基本技術 / p8 (0008.jp2)
- 2.3 ディジタル交換機の構成例 / p10 (0009.jp2)
- 2.4 交換機制御系における処理方式の特徴 / p12 (0010.jp2)
- 2.5 従来の交換機制御系における問題点 / p14 (0011.jp2)
- 2.6 問題点解決に向けたアプローチ / p16 (0012.jp2)
- 2.7 むすび / p17 (0012.jp2)
- 文献 / p18 (0013.jp2)
- 第3章 マイクロプログラム時分割多重処理方式の構成法 / p19 (0013.jp2)
- 3.1 まえがき / p19 (0013.jp2)
- 3.2 共通線信号方式の概要 / p21 (0014.jp2)
- 3.3 共通線信号装置(CSE)における多重処理機能 / p23 (0015.jp2)
- 3.4 I/Oインタフェース処理の特徴と適用技術 / p24 (0016.jp2)
- 3.5 I/Oインタフェース先行制御方式のハードウェア実現法 / p27 (0017.jp2)
- 3.6 μPM時分割多重制御方式のハードウェア実現法 / p30 (0019.jp2)
- 3.7 I/Oインタフェース先行制御方式の高速化効果 / p30 (0019.jp2)
- 3.8 μPM割込み間隔の決定法 / p34 (0021.jp2)
- 3.9 μPM制御とμPC制御の比較 / p36 (0022.jp2)
- 3.10 装置設計・試作と評価 / p41 (0024.jp2)
- 3.11 むすび / p47 (0027.jp2)
- 文献 / p48 (0028.jp2)
- 第4章 交換処理向きデータフロー制御アーキテクチャの構成法 / p49 (0028.jp2)
- 4.1 まえがき / p49 (0028.jp2)
- 4.2 データフロー制御方式の研究の背景と到達点 / p50 (0029.jp2)
- 4.3 交換処理の分析とデータフロー制御アーキテクチャヘの検討課題 / p53 (0030.jp2)
- 4.4 交換処理向きデータフロー制御アーキテクチャ / p54 (0031.jp2)
- 4.5 データフロー制御マルチプロセッサシステム基本構成 / p71 (0039.jp2)
- 4.6 むすび / p73 (0040.jp2)
- 文献 / p74 (0041.jp2)
- 第5章 データフロー制御交換システムの構成法 / p77 (0042.jp2)
- 5.1 まえがき / p77 (0042.jp2)
- 5.2 データフロー制御交換システムハードウェア構成法 / p77 (0042.jp2)
- 5.3 データフロー制御交換システムソフトウェア構成法 / p80 (0044.jp2)
- 5.4 ハードウェアの評価 / p81 (0044.jp2)
- 5.5 ソフトウェアの評価 / p83 (0045.jp2)
- 5.6 むすび / p86 (0047.jp2)
- 文献 / p87 (0047.jp2)
- 第6章 データフロー制御交換システムの性能評価 / p88 (0048.jp2)
- 6.1 まえがき / p88 (0048.jp2)
- 6.2 従来の性能評価法における問題点 / p89 (0048.jp2)
- 6.3 性能評価の基本思想 / p89 (0048.jp2)
- 6.4 性能評価モデル / p90 (0049.jp2)
- 6.5 簡易モデルによる性能評価 / p98 (0053.jp2)
- 6.6 むすび / p107 (0057.jp2)
- 文献 / p109 (0058.jp2)
- 第7章 結論 / p111 (0059.jp2)
- 謝辞 / p113 (0060.jp2)
- 発表論文リスト / p115 (0061.jp2)