A study on the weighted Hadamard/discrete cosine transform for image coding and their systolic array processing 画像符号化のための荷重アダマール/離散コサイン変換とそのシストリックアレイプロセッシングに関する研究

この論文をさがす

著者

    • 李, 門浩 リ, ムンホウ

書誌事項

タイトル

A study on the weighted Hadamard/discrete cosine transform for image coding and their systolic array processing

タイトル別名

画像符号化のための荷重アダマール/離散コサイン変換とそのシストリックアレイプロセッシングに関する研究

著者名

李, 門浩

著者別名

リ, ムンホウ

学位授与大学

東京大学

取得学位

工学博士

学位授与番号

乙第9788号

学位授与年月日

1990-07-12

注記・抄録

博士論文

目次

  1. Table of Contents / p1 (0003.jp2)
  2. 1.Introduction / p1 (0006.jp2)
  3. 1.1 Orthogonal Transform for Signal Processing / p1 (0006.jp2)
  4. 1.2 Research Objectives / p5 (0010.jp2)
  5. 1.3 Organization of the Thesis / p6 (0011.jp2)
  6. 2.A Bit Generation for Hadamard Transform Systolic Array / p8 (0013.jp2)
  7. 2.1 Overview / p8 (0013.jp2)
  8. 2.2 Introduction / p10 (0015.jp2)
  9. 2.3 Hadamard Matrix(HM) / p11 (0016.jp2)
  10. 2.4 Binary Hadamard Matrix / p12 (0017.jp2)
  11. 2.5 Systolic Array for HT / p13 (0018.jp2)
  12. 2.6 Summary / p21 (0028.jp2)
  13. 3.A Pipelined Hadamard Transform Processor / p22 (0029.jp2)
  14. 3.1 Overview / p22 (0029.jp2)
  15. 3.2 Introduction / p23 (0030.jp2)
  16. 3.3 Fast Hadamard Transform(FHT) / p23 (0030.jp2)
  17. 3.4 Pipelined FHT / p27 (0034.jp2)
  18. 3.5 FHT VLSI Implementation / p31 (0038.jp2)
  19. 3.6 Summary / p34 (0041.jp2)
  20. 4.The Center Weighted Hadamard Transform(CWHT) / p35 (0042.jp2)
  21. 4.1 Overview / p35 (0042.jp2)
  22. 4.2 Introduction / p36 (0043.jp2)
  23. 4.3 The CWHT and Its Fast Implementation / p37 (0044.jp2)
  24. 4.4 Examples / p42 (0049.jp2)
  25. 4.5 CWHT Hardware Implementation / p45 (0052.jp2)
  26. 4.6 Summary / p59 (0066.jp2)
  27. 5.Human Visual Weighted Hadamard Transform Image Coding / p60 (0067.jp2)
  28. 5.1 Overview / p60 (0067.jp2)
  29. 5.2 Introduction / p61 (0068.jp2)
  30. 5.3 Modelling the HVS in Transform Coding / p63 (0070.jp2)
  31. 5.4 Spectrum of the Hadamard Function / p66 (0073.jp2)
  32. 5.5 Derivation of the HT Weighting / p69 (0076.jp2)
  33. 5.6 Coding Scheme / p72 (0079.jp2)
  34. 5.7 Summary / p79 (0086.jp2)
  35. 6.A Simple Discrete Cosine Transform(DCT) Systolic Array Based on DFT for Video Codec / p80 (0087.jp2)
  36. 6.1 Overview / p80 (0087.jp2)
  37. 6.2 Introduction / p81 (0088.jp2)
  38. 6.3 Proposed Systolic Array for DCT / p84 (0091.jp2)
  39. 6.4 Examples / p88 (0095.jp2)
  40. 6.5 Perfomance Analysis / p92 (0099.jp2)
  41. 6.6 Summary / p100 (0107.jp2)
  42. 7.A New 2-D Systolic Array Algorithm for DCT / p101 (0108.jp2)
  43. 7.1 Overview / p101 (0108.jp2)
  44. 7.2 Introduction / p101 (0108.jp2)
  45. 7.3 2-D Systolic Array for DCT / p104 (0111.jp2)
  46. 7.4 Systolic Architecture and Analysis of PE / p111 (0118.jp2)
  47. 7.5 Summary / p117 (0124.jp2)
  48. 8.Conclusion / p118 (0125.jp2)
  49. Acknowledgements / p120 (0127.jp2)
  50. Appendix / p121 (0128.jp2)
  51. References / p129 (0136.jp2)
  52. List of Publications / p140 (0147.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000083115
  • NII著者ID(NRID)
    • 8000000083325
  • DOI(NDL)
  • NDL書誌ID
    • 000000247429
  • データ提供元
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ