Studies on top-down and bottom-up design methodologies of CMOS LSI employing bit-mapping CAD system ビットマップCADシステムを用いたトップ・ダウン及びボトム・アップCMOS LSI設計手法に関する研究

この論文をさがす

著者

    • Pham Cong kha ファム コン カー

書誌事項

タイトル

Studies on top-down and bottom-up design methodologies of CMOS LSI employing bit-mapping CAD system

タイトル別名

ビットマップCADシステムを用いたトップ・ダウン及びボトム・アップCMOS LSI設計手法に関する研究

著者名

Pham Cong kha

著者別名

ファム コン カー

学位授与大学

上智大学

取得学位

工学博士

学位授与番号

甲第117号

学位授与年月日

1992-03-31

注記・抄録

博士論文

目次

  1. Contents / p1 (0004.jp2)
  2. 1 Introduction / p1 (0006.jp2)
  3. 1.1 Background / p2 (0007.jp2)
  4. 1.2 Scope of the Dissertation / p3 (0007.jp2)
  5. 2 A Bitmap Memory Bank of Region Access / p9 (0010.jp2)
  6. 2.1 Introduction / p10 (0011.jp2)
  7. 2.2 The System Employing Bitmap Memory Bank / p11 (0011.jp2)
  8. 2.3 Hardware Configuration / p13 (0012.jp2)
  9. 2.4 Software Configuration / p15 (0013.jp2)
  10. 2.5 Special Purpose LSI Chips of Bitmap Memory Bank / p16 (0014.jp2)
  11. 2.6 Evaluation of Bitmap Memory Bank / p18 (0015.jp2)
  12. 2.7 Future Works / p20 (0016.jp2)
  13. 2.8 Conclusion / p21 (0016.jp2)
  14. 3 A CMOS Cell Compiler for a Bit-Mapping CAD System / p35 (0023.jp2)
  15. 3.1 Introduction / p36 (0024.jp2)
  16. 3.2 Outline of Bit-mapping CAD / p38 (0025.jp2)
  17. 3.3 CMOS Cell Compiler(CCC) / p39 (0025.jp2)
  18. 3.4 Application Example and Discussion / p44 (0028.jp2)
  19. 3.5 Conclusion / p45 (0028.jp2)
  20. 4 BITDRC:A Hardware Accelerator for Design-Rule Checking in a Bit-Mapping CAD System / p67 (0039.jp2)
  21. 4.1 Introduction / p68 (0040.jp2)
  22. 4.2 DRC Program for a Bit-mapping CAD System / p71 (0041.jp2)
  23. 4.3 BITDRC / p73 (0042.jp2)
  24. 4.4 Results and Discussion / p79 (0045.jp2)
  25. 4.5 Conclusion / p81 (0046.jp2)
  26. 5 A Small Analog-to-Digital Converter Employing an Analog-Digital-Balance Circuit / p99 (0055.jp2)
  27. 5.1 Introduction / p100 (0056.jp2)
  28. 5.2 Analog-Digital-Balance Circuit and Analysis / p100 (0056.jp2)
  29. 5.3 4-bit A/D Converter / p104 (0058.jp2)
  30. 5.4 Conclusion / p106 (0059.jp2)
  31. 6 Concluding Remarks / p123 (0067.jp2)
  32. Acknowledgments / p127 (0069.jp2)
  33. List of Pubplications / p129 (0070.jp2)
7アクセス

各種コード

  • NII論文ID(NAID)
    500000083611
  • NII著者ID(NRID)
    • 8000000083821
  • DOI(NDL)
  • 本文言語コード
    • eng
  • NDL書誌ID
    • 000000247925
  • データ提供元
    • 機関リポジトリ
    • NDL ONLINE
    • NDLデジタルコレクション
ページトップへ