Switch architecture and traffic control for ATM networks ATM網におけるスイッチアーキテクチャとトラヒック制御の研究

この論文をさがす

著者

    • 鈴木, 洋, 情報通信工学 スズキ, ヒロシ

書誌事項

タイトル

Switch architecture and traffic control for ATM networks

タイトル別名

ATM網におけるスイッチアーキテクチャとトラヒック制御の研究

著者名

鈴木, 洋, 情報通信工学

著者別名

スズキ, ヒロシ

学位授与大学

大阪大学

取得学位

博士 (工学)

学位授与番号

乙第5943号

学位授与年月日

1993-03-16

注記・抄録

博士論文

10573

博士(工学)

1993-03-16

大阪大学

14401乙第05943号

目次

  1. Contents / p7 (0006.jp2)
  2. Chapter1 Introduction / p1 (0009.jp2)
  3. 1.1 Toward Broadband ISDN / p1 (0009.jp2)
  4. 1.2 ATM Architectural Concepts / p3 (0010.jp2)
  5. 1.3 Outline of the Dissertation / p7 (0012.jp2)
  6. Chapter2 Output-buffer Switch Architecture for Asynchronous Transfer Mode / p11 (0014.jp2)
  7. 2.1 Introduction / p11 (0014.jp2)
  8. 2.2 Architectural Switch Design / p12 (0015.jp2)
  9. 2.3 Switch Configurations / p17 (0017.jp2)
  10. 2.4 Performance Evaluation / p25 (0021.jp2)
  11. 2.5 Conclusion / p30 (0024.jp2)
  12. Chapter3 Cell Loss Behavior in an ATM Multiplexer with Heterogeneous Burst Input / p31 (0024.jp2)
  13. 3.1 Introduction / p31 (0024.jp2)
  14. 3.2 System Model / p33 (0025.jp2)
  15. 3.3 Analysis on Cell Loss Behavior in Heterogeneous Traffic Model / p34 (0026.jp2)
  16. 3.4 Numerical Results / p38 (0028.jp2)
  17. 3.5 Discussion / p46 (0032.jp2)
  18. 3.6 Conclusions / p49 (0033.jp2)
  19. Chapter4 Fast Bandwidth Reservation Scheme with Multi-link & Multi-path Routing in ATM Networks / p50 (0034.jp2)
  20. 4.1 Introduction / p50 (0034.jp2)
  21. 4.2 Requirements / p51 (0034.jp2)
  22. 4.3 Bandwidth Reservation with Multi-link & Multi-path Routing / p54 (0036.jp2)
  23. 4.4 Performance Evaluations / p59 (0038.jp2)
  24. 4.5 Conclusions / p70 (0044.jp2)
  25. Chapter5 Concluding Remarks / p71 (0044.jp2)
  26. References / p73 (0045.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000093834
  • NII著者ID(NRID)
    • 8000000952953
  • DOI(NDL)
  • NDL書誌ID
    • 000000258148
  • データ提供元
    • 機関リポジトリ
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ