Chaotic phenomena in nonlinear autonomous circuits 非線形自律回路に発生するカオス現象

この論文をさがす

著者

    • 西尾, 芳文 ニシオ, ヨシフミ

書誌事項

タイトル

Chaotic phenomena in nonlinear autonomous circuits

タイトル別名

非線形自律回路に発生するカオス現象

著者名

西尾, 芳文

著者別名

ニシオ, ヨシフミ

学位授与大学

慶應義塾大学

取得学位

博士 (工学)

学位授与番号

甲第1211号

学位授与年月日

1993-03-23

注記・抄録

博士論文

目次

  1. 論文目録 / (0001.jp2)
  2. Contents / p1 (0005.jp2)
  3. Acknowledgments / p6 (0010.jp2)
  4. Preface / p8 (0012.jp2)
  5. 1 General Introduction / p10 (0014.jp2)
  6. 1.1 Background / p10 (0014.jp2)
  7. 1.2 Purpose of the Studies / p12 (0016.jp2)
  8. References of Chapter 1 / p15 (0019.jp2)
  9. 2 Rigorous Analyses of Windows in a Symmetric Circuit / p18 (0022.jp2)
  10. 2.1 Introduction / p18 (0022.jp2)
  11. 2.2 Ideal Model and Geometric Structure of the Vector Field / p26 (0030.jp2)
  12. 2.3 Derivation of the Poincaré map / p32 (0036.jp2)
  13. 2.4 Global Bifurcations / p35 (0039.jp2)
  14. 2.5 Two Types of Windows / p40 (0044.jp2)
  15. 2.6 Scaling Mechanism of Windows / p48 (0052.jp2)
  16. 2.7 Conclusion of Chapter 2 / p58 (0062.jp2)
  17. References of Chapter 2 / p59 (0063.jp2)
  18. 3 Chaos in a Four-Dimensional Autonomous Circuit with Two Diodes / p62 (0066.jp2)
  19. 3.1 Introduction / p62 (0066.jp2)
  20. 3.2 Circuit Model / p63 (0067.jp2)
  21. 3.3 Model with Idealized Diodes / p65 (0069.jp2)
  22. 3.4 Validity of Ideal Model / p68 (0072.jp2)
  23. 3.5 Structure of the Vector Field / p71 (0075.jp2)
  24. 3.6 Poincaré Map / p75 (0079.jp2)
  25. 3.7 Conclusion of Chapter 3 / p81 (0085.jp2)
  26. References of Chapter 3 / p83 (0087.jp2)
  27. 4 Chaotic Phenomena in Two Kinds of Autonomous Circuits / p85 (0089.jp2)
  28. 4.1 A Circuit with a Nonlinear Negative Inductor / p85 (0089.jp2)
  29. 4.2 An LCR Oscillator with a Hysteresis Inductor / p99 (0103.jp2)
  30. 4.3 Conclusion of Chapter 4 / p115 (0119.jp2)
  31. References of Chapter 4 / p116 (0120.jp2)
  32. 5 Overall Conclusions / p119 (0123.jp2)
  33. A Proof of Theorem 3.2 / p121 (0125.jp2)
  34. B A Circuit Family with a Time-Varying Resistor / p124 (0128.jp2)
  35. B.1 Circuit Model / p125 (0129.jp2)
  36. B.2 Idealization of Diodes / p132 (0136.jp2)
  37. B.3 Validity of Idealization of Diodes / p135 (0139.jp2)
  38. B.4 Poincaré Map / p137 (0141.jp2)
  39. B.5 References of Appendix B / p142 (0146.jp2)
  40. C Proof of Theorem B.1 / p146 (0150.jp2)
  41. D A List of the Related Papers by the Author / p148 (0152.jp2)
  42. D.1 Publications / p148 (0152.jp2)
  43. D.2 International Conferences / p149 (0153.jp2)
  44. D.3 Technical Reports and Other Presentations / p151 (0155.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000093867
  • NII著者ID(NRID)
    • 8000000094093
  • DOI(NDL)
  • NDL書誌ID
    • 000000258181
  • データ提供元
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ