マイクロプロセッサVLSIセルレイアウトのためのCAD技術に関する研究

この論文をさがす

著者

    • 鈴木, 五郎, 1951- スズキ, ゴロウ

書誌事項

タイトル

マイクロプロセッサVLSIセルレイアウトのためのCAD技術に関する研究

著者名

鈴木, 五郎, 1951-

著者別名

スズキ, ゴロウ

学位授与大学

慶應義塾大学

取得学位

博士 (工学)

学位授与番号

乙第2555号

学位授与年月日

1993-01-20

注記・抄録

博士論文

目次

  1. 論文目録 / (0001.jp2)
  2. 目次 / p1 (0005.jp2)
  3. 第1章 緒論 / 1-1 / (0011.jp2)
  4. 1.1 本研究の動機と目的 / 1-1 / (0011.jp2)
  5. 1.3 提案するセルレイアウトCAD技術 / 1-5 / (0015.jp2)
  6. 1.4 本論文の構成 / 1-6 / (0016.jp2)
  7. 第2章 オンライン設計規則検証用従来型データ構造 / 2-1 / (0018.jp2)
  8. 2.1 あらまし / 2-1 / (0018.jp2)
  9. 2.2 部分空間管理型データ構造 / 2-1 / (0018.jp2)
  10. 2.3 全空間管理型データ構造 / 2-13 / (0030.jp2)
  11. 2.4 総括 / 2-21 / (0038.jp2)
  12. 2.5 付録 / 2-23 / (0040.jp2)
  13. 第3章 新たに提案するデータ構造 / 3-1 / (0042.jp2)
  14. 3.1 あらまし / 3-1 / (0042.jp2)
  15. 3.2 フィールドブロックデータ構造 / 3-1 / (0042.jp2)
  16. 3.3 フィールドブロックデータ構造の各種図面エデイタへの適用 / 3-15 / (0056.jp2)
  17. 3.4 総括 / 3-24 / (0065.jp2)
  18. 第4章 オンライン設計規則検証技術 / 4-1 / (0067.jp2)
  19. 4.1 あらまし / 4-1 / (0067.jp2)
  20. 4.2 一括設計規則検証手法 / 4-1 / (0067.jp2)
  21. 4.3 設計規則表現方式 / 4-3 / (0069.jp2)
  22. 4.4 オンライン設計規則検証手法 / 4-4 / (0070.jp2)
  23. 4.5 性能評価 / 4-13 / (0079.jp2)
  24. 4.6 総括 / 4-15 / (0081.jp2)
  25. 第5章 自動レイアウト技術 / 5-1 / (0082.jp2)
  26. 5.1 あらまし / 5-1 / (0082.jp2)
  27. 5.2 MOSAICの概要 / 5-2 / (0083.jp2)
  28. 5.3 配置手法 / 5-5 / (0086.jp2)
  29. 5.4 配線手法 / 5-6 / (0087.jp2)
  30. 5.5 性能評価 / 5-10 / (0091.jp2)
  31. 5.6 総括 / 5-13 / (0094.jp2)
  32. 第6章 結論 / 6-1 / (0095.jp2)
  33. 謝辞 / 6-4 / (0098.jp2)
  34. 参考文献 / 6-5 / (0099.jp2)
  35. 著者の論文 / 6-11 / (0105.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000093920
  • NII著者ID(NRID)
    • 8000000952964
  • DOI(NDL)
  • NDL書誌ID
    • 000000258234
  • データ提供元
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ