分散並列システムの構築技術に関する研究
Access this Article
Search this Article
Author
Bibliographic Information
- Title
-
分散並列システムの構築技術に関する研究
- Author
-
堀池, 聡
- Author(Another name)
-
ホリイケ, サトシ
- University
-
京都大学
- Types of degree
-
博士 (工学)
- Grant ID
-
乙第8241号
- Degree year
-
1993-05-24
Note and Description
博士論文
Table of Contents
- 論文目録 / (0001.jp2)
- 目次 / p2 (0005.jp2)
- 第1章 緒論 / p1 (0006.jp2)
- 1.1 本研究の背景 / p1 (0006.jp2)
- 1.2 分散並列システムの形態とその構築における問題点 / p2 (0007.jp2)
- 1.3 論文概要 / p5 (0008.jp2)
- 第2章 制約式に基づくシストリックアレイの設計手法 / p7 (0009.jp2)
- 2.1 緒言 / p7 (0009.jp2)
- 2.2 シストリックアレイの目的 / p8 (0010.jp2)
- 2.3 Moldovanのシストリックアレイ設計手法 / p9 (0010.jp2)
- 2.4 処理構造の簡単化 / p14 (0013.jp2)
- 2.5 シストリックアレイの結合手法 / p20 (0016.jp2)
- 2.6 結言 / p23 (0017.jp2)
- 第3章 プロセッサ数の制限下におけるシストリックアレイの設計手法 / p25 (0018.jp2)
- 3.1 緒言 / p25 (0018.jp2)
- 3.2 線形変換行列とシストリックアレイの挙動の関係 / p26 (0019.jp2)
- 3.3 設計手法 / p30 (0021.jp2)
- 3.4 設計例 / p33 (0022.jp2)
- 3.5 結言 / p40 (0026.jp2)
- 第4章 潮流計算のVLSI向き並列処理アーキテクチャ / p41 (0026.jp2)
- 4.1 緒言 / p41 (0026.jp2)
- 4.2 潮流計算のアルゴリズム(Newton-Raphson法) / p42 (0027.jp2)
- 4.3 潮流計算の並列処理アーキテクチャ / p52 (0032.jp2)
- 4.4 アーキテクチャに対する考察 / p63 (0037.jp2)
- 4.5 結言 / p63 (0037.jp2)
- 第5章 ハイパーキューブ計算機における通信効率化のためのタスクマッピング手法 / p65 (0038.jp2)
- 5.1 緒言 / p65 (0038.jp2)
- 5.2 ハイパーキューブ構造 / p66 (0039.jp2)
- 5.3 タスクマッピング問題 / p69 (0040.jp2)
- 5.4 マッピングアルゴリズム / p71 (0041.jp2)
- 5.5 他手法との比較 / p82 (0047.jp2)
- 5.6 結言 / p84 (0048.jp2)
- 第6章 分散型計算機システムのモデル化とシミュレーション / p87 (0049.jp2)
- 6.1 緒言 / p87 (0049.jp2)
- 6.2 シミュレーションによる性能評価 / p88 (0050.jp2)
- 6.3 ソフトウェア構成とモデル構成要素 / p89 (0050.jp2)
- 6.4 シミュレーション例 / p97 (0054.jp2)
- 6.5 シミュレーションの活用 / p100 (0056.jp2)
- 6.6 結言 / p100 (0056.jp2)
- 第7章 結論 / p101 (0056.jp2)
- 謝辞 / p104 (0058.jp2)
- 参考文献 / p105 (0058.jp2)