The design and development of HIGIPS for the real-time high-level image processing and analysis 実時間ハイレベル画像処理・分析のためのシステムHIGIPSの設計・開発

この論文をさがす

著者

    • 姚, 鳳会 ヤオ, フォンホイ

書誌事項

タイトル

The design and development of HIGIPS for the real-time high-level image processing and analysis

タイトル別名

実時間ハイレベル画像処理・分析のためのシステムHIGIPSの設計・開発

著者名

姚, 鳳会

著者別名

ヤオ, フォンホイ

学位授与大学

九州工業大学

取得学位

博士 (工学)

学位授与番号

甲第28号

学位授与年月日

1993-01-13

注記・抄録

博士論文

目次

  1. TABLE OF CONTENTS / p5 (0009.jp2)
  2. 1.Introduction / p1 (0018.jp2)
  3. 2.A case study and an analysis of traditional image processing systems / p3 (0020.jp2)
  4. 2.1 Classification of Image Processing / p3 (0020.jp2)
  5. 2.2 A General Schematic Structure of Image Processing / p5 (0022.jp2)
  6. 2.3 Taxonomy of Image Processing Machines / p7 (0024.jp2)
  7. 2.4 Purpose of This Research / p12 (0029.jp2)
  8. 2.5 A Proposition of a New Computer Architecture for the Real-time High-level Image Processing and Analysis / p12 (0029.jp2)
  9. 3.Design Concepts of HIGIPS Machine / p14 (0031.jp2)
  10. 3.1 Block Diagram of HIGIPS / p14 (0031.jp2)
  11. 3.2 Design of PM / p17 (0034.jp2)
  12. 3.3 Design of MM / p24 (0041.jp2)
  13. 3.4 Pipeline Performance of HIGIPS / p26 (0043.jp2)
  14. 3.5 Design of PIU / p28 (0045.jp2)
  15. 3.6 Design of POU / p29 (0046.jp2)
  16. 3.7 Choice of SC / p30 (0047.jp2)
  17. 3.8 Interface between HIGIPS and SC / p30 (0047.jp2)
  18. 4.Prototype HIGIPS / p32 (0049.jp2)
  19. 4.1 CPU Board-KIT-TA1 / p33 (0050.jp2)
  20. 4.2 Differences between SUBC and SMPU / p50 (0067.jp2)
  21. 4.3 Pin Assignments of KIT-TA1 Board / p51 (0068.jp2)
  22. 4.4 Memory Module-KIT-TA2 Board / p53 (0070.jp2)
  23. 4.5 Pin Assignments of KIT-TA2 Board / p58 (0075.jp2)
  24. 4.6 Automatic Synchronization among Stages / p62 (0079.jp2)
  25. 4.7 Automatic Restarting of Whole System / p63 (0080.jp2)
  26. 4.8 Picture Input Unit / p65 (0082.jp2)
  27. 4.9 Picture Output Unit / p68 (0085.jp2)
  28. 4.10 Outward Appearance of Prototype HIGIPS / p71 (0088.jp2)
  29. 5.HIGIPS Software Strategies / p76 (0093.jp2)
  30. 5.1 A Brief Background Review of Related Work / p76 (0093.jp2)
  31. 5.2 Image Processing on HIGIPS / p77 (0094.jp2)
  32. 5.3 Communications between SUBC and SMPU in a Stage / p85 (0102.jp2)
  33. 5.4 Monitor program / p86 (0103.jp2)
  34. 6.Experiments and Evaluation of Prototype HIGIPS / p90 (0107.jp2)
  35. 6.1 GP-IB Interface Library Functions / p91 (0108.jp2)
  36. 6.2 Terminal Program on SC / p97 (0114.jp2)
  37. 6.3 Mini-Monitor Program on HIGIPS / p106 (0123.jp2)
  38. 6.4 Evaluation of Prototype HIGIPS(Performance Analysis) / p109 (0126.jp2)
  39. 6.5 Image Processing Experiments / p113 (0130.jp2)
  40. 7.Conclusions and discussions / p142 (0159.jp2)
  41. 7.1 Conclusions / p142 (0159.jp2)
  42. 7.2 Discussions / p143 (0160.jp2)
  43. Bibliography / p144 (0161.jp2)
  44. VITA / p155 (0172.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000096244
  • NII著者ID(NRID)
    • 8000000096470
  • DOI(NDL)
  • 本文言語コード
    • eng
  • NDL書誌ID
    • 000000260558
  • データ提供元
    • 機関リポジトリ
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ