ジョセフソンマルチプレクサの回路構成法に関する研究
この論文にアクセスする
この論文をさがす
著者
書誌事項
- タイトル
-
ジョセフソンマルチプレクサの回路構成法に関する研究
- 著者名
-
赤堀, 裕二
- 著者別名
-
アカホリ, ユウジ
- 学位授与大学
-
東京大学
- 取得学位
-
博士 (工学)
- 学位授与番号
-
乙第10299号
- 学位授与年月日
-
1991-07-11
注記・抄録
博士論文
目次
- 目次 / (0003.jp2)
- 第1章 序論 / p1 (0005.jp2)
- 1.1 本研究の背景と目的 / p1 (0005.jp2)
- 1.2 ジョセフソンマルチプレクサの概要 / p2 (0006.jp2)
- 1.3 本論文の構成 / p11 (0010.jp2)
- 第2章 機能的ANDゲートによるマルチプレクサの低消費電力化 / p15 (0012.jp2)
- 2.1 緒言 / p15 (0012.jp2)
- 2.2 機能的ANDゲートを採用したマルチプレクサの構成 / p15 (0012.jp2)
- 2.3 機能的ANDゲートのパラメータ選択指針 / p20 (0015.jp2)
- 2.4 回路パラメータの選択 / p28 (0019.jp2)
- 2.5 回路構成法と動作確認 / p31 (0020.jp2)
- 2.6 動作速度解析 / p36 (0023.jp2)
- 2.7 考察 / p39 (0024.jp2)
- 2.8 まとめ / p39 (0024.jp2)
- 第3章 電流注入型3入力ANDゲートによるマルチプレクサの低消費電力化 / p41 (0025.jp2)
- 3.1 緒言 / p41 (0025.jp2)
- 3.2 電流注入型マルチプレクサの回路構成 / p44 (0027.jp2)
- 3.3 電流注入型3入力ANDゲートの動作原理とパラメータ選択手法 / p46 (0028.jp2)
- 3.4 ラッチ回路の動作原理 / p66 (0038.jp2)
- 3.5 電流増幅ゲートの動作原理 / p69 (0039.jp2)
- 3.6 電流注入型マルチプレクサの回路パラメータ選択 / p71 (0040.jp2)
- 3.7 動作確認 / p74 (0042.jp2)
- 3.8 電流注入型マルチプレクサの高速化と小占有面積化 / p80 (0045.jp2)
- 3.9 考察 / p81 (0045.jp2)
- 3.10 まとめ / p82 (0046.jp2)
- 第4章 2相交流電源論理回路網による低消費電力化 / p84 (0047.jp2)
- 4.1 緒言 / p84 (0047.jp2)
- 4.2 2相交流電源回路網の構成 / p85 (0047.jp2)
- 4.3 2相ラッチ回路の構成 / p88 (0049.jp2)
- 4.4 2相ラッチ回路のパラメータ選択指針 / p93 (0051.jp2)
- 4.5 動作確認 / p109 (0059.jp2)
- 4.6 2相交流ラッチ回路の高速化と低消費電力化、小占有面積化 / p113 (0061.jp2)
- 4.7 考察 / p114 (0062.jp2)
- 4.8 まとめ / p116 (0063.jp2)
- 5章 抵抗結合型論理ゲートの動作速度限界 / p118 (0064.jp2)
- 5.1 緒言 / p118 (0064.jp2)
- 5.2 ジョセフソン接合のスイッチング遅延 / p118 (0064.jp2)
- 5.3 抵抗結合型論理ゲートの遅延時間 / p133 (0071.jp2)
- 5.4 抵抗結合型論理ゲートのスイッチング高速化指針 / p142 (0076.jp2)
- 5.5 考察 / p149 (0079.jp2)
- 5.6 まとめ / p150 (0080.jp2)
- 6章 結論 / p152 (0081.jp2)
- 謝辞 / p158 (0084.jp2)
- 参考文献 / p159 (0084.jp2)
- 業績目録 / p162 (0086.jp2)