再帰トーラス結合アーキテクチャに基づく並列画像理解に関する研究

この論文をさがす

著者

    • 青山, 正人 アオヤマ, マサヒト

書誌事項

タイトル

再帰トーラス結合アーキテクチャに基づく並列画像理解に関する研究

著者名

青山, 正人

著者別名

アオヤマ, マサヒト

学位授与大学

岡山大学

取得学位

博士 (工学)

学位授与番号

甲第1513号

学位授与年月日

1996-03-25

注記・抄録

博士論文

目次

  1. 要旨 / (0003.jp2)
  2. 目次 / p1 (0006.jp2)
  3. 1 序論 / p1 (0008.jp2)
  4. 1.1 研究の背景 / p1 (0008.jp2)
  5. 1.2 研究の目的 / p2 (0009.jp2)
  6. 1.3 論文の構成 / p3 (0009.jp2)
  7. 2 再帰卜ーラス結合アーキテクチャ(RTA) / p6 (0011.jp2)
  8. 2.1 はじめに / p6 (0011.jp2)
  9. 2.2 再帰トーラス結合アーキテクチャの基本的考え方 / p6 (0011.jp2)
  10. 2.3 1次元RTA / p8 (0012.jp2)
  11. 2.4 2次元RTA / p21 (0019.jp2)
  12. 2.5 n次元RTA / p30 (0023.jp2)
  13. 2.6 まとめ / p30 (0023.jp2)
  14. 3 並列画像理解用計算機RTA/1の設計 / p32 (0024.jp2)
  15. 3.1 はじめに / p32 (0024.jp2)
  16. 3.2 並列画像理解用計算機RTA/1の構成 / p33 (0025.jp2)
  17. 3.3 割り込み機能の設計 / p39 (0028.jp2)
  18. 3.4 スイッチ制御機構の設計 / p41 (0029.jp2)
  19. 3.5 画像入出力機構の設計 / p45 (0031.jp2)
  20. 3.6 並列処理支援機能の設計 / p50 (0033.jp2)
  21. 3.7 並列処理手順の設計 / p54 (0035.jp2)
  22. 3.8 まとめ / p64 (0040.jp2)
  23. 4 実験機RTA/Oの試作・実験 / p66 (0041.jp2)
  24. 4.1 はじめに / p66 (0041.jp2)
  25. 4.2 実験機RTA/0のハードウェア構成 / p66 (0041.jp2)
  26. 4.3 基本ハードウェア機能の性能評価 / p73 (0045.jp2)
  27. 4.4 まとめ / p85 (0051.jp2)
  28. 5 RTA/1におけるデータレベル並列処理方式 / p86 (0051.jp2)
  29. 5.1 はじめに / p86 (0051.jp2)
  30. 5.2 データセットと基本演算パターン / p87 (0052.jp2)
  31. 5.3 基本演算パターンの並列化 / p88 (0052.jp2)
  32. 5.4 RTA/1での実現法 / p91 (0054.jp2)
  33. 5.5 データレベル並列処理過程の構成 / p100 (0058.jp2)
  34. 5.6 まとめ / p103 (0060.jp2)
  35. 6 並列対象認識過程の設計 / p104 (0060.jp2)
  36. 6.1 はじめに / p104 (0060.jp2)
  37. 6.2 画像処理過程 / p104 (0060.jp2)
  38. 6.3 画像解析過程 / p108 (0062.jp2)
  39. 6.4 対象認識過程 / p109 (0063.jp2)
  40. 6.5 まとめ / p109 (0063.jp2)
  41. 7 並列対象認識過程の性能評価 / p111 (0064.jp2)
  42. 7.1 はじめに / p111 (0064.jp2)
  43. 7.2 処理対象画像 / p111 (0064.jp2)
  44. 7.3 画像処理過程 / p116 (0067.jp2)
  45. 7.4 画像解析過程 / p121 (0069.jp2)
  46. 7.5 対象認識過程 / p137 (0077.jp2)
  47. 7.6 まとめ / p141 (0079.jp2)
  48. 8 結論 / p143 (0080.jp2)
  49. 参考文献 / p145 (0081.jp2)
  50. 関連発表 / p148 (0083.jp2)
  51. A 付録(実験機RTA/0の回路) / p150 (0084.jp2)
  52. A.1 バス・インタフェース / p150 (0084.jp2)
  53. A.2 CP / p151 (0085.jp2)
  54. A.3 PE / p154 (0086.jp2)
  55. A.4 SC / p157 (0088.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000130786
  • NII著者ID(NRID)
    • 8000000954521
  • DOI(NDL)
  • 本文言語コード
    • jpn
  • NDL書誌ID
    • 000000295100
  • データ提供元
    • 機関リポジトリ
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ