CMOS光通信用ICの高速化に関する研究

この論文をさがす

著者

    • 田邊, 昭 タナベ, アキラ

書誌事項

タイトル

CMOS光通信用ICの高速化に関する研究

著者名

田邊, 昭

著者別名

タナベ, アキラ

学位授与大学

東北大学

取得学位

博士(工学)

学位授与番号

甲第6602号

学位授与年月日

1998-09-09

注記・抄録

博士論文

課程

目次

  1. 目次 / p1 (0003.jp2)
  2. 第1章 序論 / p3 (0005.jp2)
  3. 参考文献 / p9 (0011.jp2)
  4. 第2章 MOSFETの高速化のための設計指針 / p10 (0012.jp2)
  5. 2-1.はじめに / p10 (0012.jp2)
  6. 2-2.デバイス試作条件 / p10 (0012.jp2)
  7. 2-3.デバイス特性 / p10 (0012.jp2)
  8. 2-4.遅延時間の解析 / p13 (0015.jp2)
  9. 2-5.本章のまとめ / p23 (0025.jp2)
  10. 参考文献 / p25 (0027.jp2)
  11. 第3章 基板クロストークの解析 / p26 (0028.jp2)
  12. 3-1.はじめに / p26 (0028.jp2)
  13. 3-2.クロストークの発生 / p28 (0030.jp2)
  14. 3-3.クロストークの測定 / p30 (0032.jp2)
  15. 3-4.クロストークのモデル / p41 (0043.jp2)
  16. 3-5.クロストークのMOSFETへの影響 / p47 (0049.jp2)
  17. 3-6.クロストーク対策 / p49 (0051.jp2)
  18. 3-7.浅いポケット注入による基板効果の低減 / p52 (0054.jp2)
  19. 3-8.Asymmetrical Channel Implant方式のシールド効果 / p60 (0062.jp2)
  20. 3-9.本章のまとめ / p67 (0069.jp2)
  21. 補足 / p68 (0070.jp2)
  22. 参考文献 / p71 (0073.jp2)
  23. 第4章 GHz動作CMOS DEMUX / p73 (0075.jp2)
  24. 4-1.はじめに / p73 (0075.jp2)
  25. 4-2.CMOSのスケーリング / p73 (0075.jp2)
  26. 4-3.DEMUX回路 / p76 (0078.jp2)
  27. 4-4.デバイス特性 / p79 (0081.jp2)
  28. 4-5.本章のまとめ / p83 (0085.jp2)
  29. 参考文献 / p85 (0087.jp2)
  30. 第5章 2.4Gb/s光受信器のCMOSによる1チップ化 / p86 (0088.jp2)
  31. 5-1.はじめに / p86 (0088.jp2)
  32. 5-2.プリアンプ回路 / p86 (0088.jp2)
  33. 5-3.光通信用IC回路 / p98 (0100.jp2)
  34. 5-4.光受信器の測定結果 / p104 (0106.jp2)
  35. 5-5.本章のまとめ / p115 (0117.jp2)
  36. 参考文献 / p116 (0118.jp2)
  37. 第6章 結論 / p117 (0119.jp2)
  38. 謝辞 / p120 (0122.jp2)
  39. 研究業績一覧 / p121 (0123.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000170621
  • NII著者ID(NRID)
    • 8000000170895
  • DOI(NDL)
  • 本文言語コード
    • jpn
  • NDL書誌ID
    • 000000334935
  • データ提供元
    • 機関リポジトリ
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ