マルチモジュール構成による大容量ATMスイッチに関する研究

この論文をさがす

著者

    • 源田, 浩一 ゲンダ, コウイチ

書誌事項

タイトル

マルチモジュール構成による大容量ATMスイッチに関する研究

著者名

源田, 浩一

著者別名

ゲンダ, コウイチ

学位授与大学

東北大学

取得学位

博士(工学)

学位授与番号

乙第7690号

学位授与年月日

1999-03-10

注記・抄録

博士論文

目次

  1. 目次 / (0003.jp2)
  2. 第1章 序論 / 1-1 / (0007.jp2)
  3. 1.1 本研究の背景 / 1-1 / (0007.jp2)
  4. 1.2 本研究の目的と位置付け / 1-16 / (0015.jp2)
  5. 1.3 本論文の構成と概要 / 1-17 / (0015.jp2)
  6. 参考文献 / 1-20 / (0017.jp2)
  7. 第2章 大容量ATM交換機構成-マルチモジュール構成- / 2-1 / (0018.jp2)
  8. 2.1 緒言 / 2-1 / (0018.jp2)
  9. 2.2 従来技術 / 2-1 / (0018.jp2)
  10. 2.3 マルチモジュール構成の詳細化 / 2-6 / (0021.jp2)
  11. 2.4 トラヒック特性評価 / 2-14 / (0025.jp2)
  12. 2.5 結言 / 2-26 / (0031.jp2)
  13. 参考文献 / 2-27 / (0031.jp2)
  14. 第3章 高速接続ATMスイッチ(AMC)の基本構成 / 3-1 / (0032.jp2)
  15. 3.1 緒言 / 3-1 / (0032.jp2)
  16. 3.2 従来技術とその問題点 / 3-2 / (0033.jp2)
  17. 3.3 基本構成の提案 / 3-7 / (0035.jp2)
  18. 3.4 結言 / 3-11 / (0037.jp2)
  19. 参考文献 / 3-12 / (0038.jp2)
  20. 第4章 内部高速クロスバ型ATMスイッチ(ISCスイッチ)の提案 / 4-1 / (0039.jp2)
  21. 4.1 緒言 / 4-1 / (0039.jp2)
  22. 4.2 スイッチ構成 / 4-1 / (0039.jp2)
  23. 4.3 セル転送アルゴリズム / 4-3 / (0040.jp2)
  24. 4.4 高速衝突制御アルゴリズム / 4-6 / (0042.jp2)
  25. 4.5 高速セル転送技術 / 4-10 / (0044.jp2)
  26. 4.6 トラヒック特性評価 / 4-11 / (0044.jp2)
  27. 4.7 160Gbps ISCスイッチの実現 / 4-28 / (0053.jp2)
  28. 4.8 結言 / 4-36 / (0057.jp2)
  29. 参考文献 / 4-37 / (0057.jp2)
  30. 第5章 高速信号転送技術の特性評価 / 5-1 / (0058.jp2)
  31. 5.1 緒言 / 5-1 / (0058.jp2)
  32. 5.2 高密度実装技術 / 5-1 / (0058.jp2)
  33. 5.3 高速ビット同期法 / 5-11 / (0063.jp2)
  34. 5.4 結言 / 5-23 / (0069.jp2)
  35. 参考文献 / 5-24 / (0070.jp2)
  36. 第6章 トーラススイッチ(TORUS)の提案 / 6-1 / (0071.jp2)
  37. 6.1 緒言 / 6-1 / (0071.jp2)
  38. 6.2 高密度実装技術の間題点 / 6-2 / (0072.jp2)
  39. 6.3 スイッチ構成 / 6-3 / (0072.jp2)
  40. 6.4 高速セル転送技術-自己ビット同期方式- / 6-6 / (0074.jp2)
  41. 6.5 高速/分散競合制御アルゴリズム / 6-7 (0074.jp2)
  42. 6.6 トラヒック特性評価 / 6-11 / (0076.jp2)
  43. 6.7 試作と動作検証 / 6-13 / (0077.jp2)
  44. 6.8 1Tbpsトーラススイッチ構成 / 6-20 / (0081.jp2)
  45. 6.9 結言 / 6-21 / (0081.jp2)
  46. 参考文献 / 6-23 / (0082.jp2)
  47. 第7章 結論 / 7-1 / (0084.jp2)
  48. 7.1 結果の要約 / 7-1 / (0084.jp2)
  49. 7.2 今後の課題と展望 / 7-3 / (0085.jp2)
  50. 参考文献 / 7-5 / (0086.jp2)
  51. 謝辞 / (0087.jp2)
  52. 発表論文 / (0088.jp2)
  53. 付録A バイディレクショナルアービタ / A-1 / (0091.jp2)
  54. 付録B マルチチップモジュールのプロセス / B-1 / (0097.jp2)
  55. 付録C 高速デバイス技術 / C-1 / (0098.jp2)
  56. 320 Gb/s High-Speed ATM Switching System Hardware Technologies Based on Copper-Polyimide MCM / p83 (0100.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000171286
  • NII著者ID(NRID)
    • 8000000171560
  • DOI(NDL)
  • NDL書誌ID
    • 000000335600
  • データ提供元
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ