【12/14(木)17時より】CiNiiの常時SSL化(HTTPS接続)について

拡散系列を用いるコードシフトキーイングのフレーム同期法に関する研究

この論文をさがす

著者

    • 大内, 浩司 オオウチ, コウジ

書誌事項

タイトル

拡散系列を用いるコードシフトキーイングのフレーム同期法に関する研究

著者名

大内, 浩司

著者別名

オオウチ, コウジ

学位授与大学

茨城大学

取得学位

博士(工学)

学位授与番号

甲第87号

学位授与年月日

1999-03-24

注記・抄録

博士論文

目次

  1. 要旨 / (0003.jp2)
  2. 目次 / p1 (0006.jp2)
  3. 1 序論 / p1 (0009.jp2)
  4. 1.1 スペクトル拡散通信方式とコードシフトキーイングの歴史 / p1 (0009.jp2)
  5. 1.2 直接拡散方式とコードシフトキ一イングの原理 / p2 (0010.jp2)
  6. 1.3 本研究の目的 / p5 (0013.jp2)
  7. 1.4 本論文の構成 / p7 (0015.jp2)
  8. 2 コードシフトキーイングとその同期方式に関する基礎理論 / p9 (0017.jp2)
  9. 2.1 まえがき / p9 (0017.jp2)
  10. 2.2 コードシフトキーイング / p9 (0017.jp2)
  11. 2.3 コードシフトキーイングのための同期方式 / p14 (0022.jp2)
  12. 2.4 まとめ / p18 (0026.jp2)
  13. 3 アダマール行列から生成される拡散系列を用いるコードシフトキーイング / p20 (0028.jp2)
  14. 3.1 まえがき / p20 (0028.jp2)
  15. 3.2 システム構成 / p20 (0028.jp2)
  16. 3.3 同期性能 / p23 (0031.jp2)
  17. 3.4 同期生能を考慮したビット誤り率特性 / p32 (0040.jp2)
  18. 3.5 まとめ / p35 (0043.jp2)
  19. 4 コードシフトキ一イングにおける複数チップ参照型フレーム同期法 / p37 (0045.jp2)
  20. 4.1 まえがき / p37 (0045.jp2)
  21. 4.2 2フレーム以上から同期信号を得るコードシフトキ一イング / p37 (0045.jp2)
  22. 4.3 同期チップを挿入するコードシフトキーイング / p46 (0054.jp2)
  23. 4.4 挿入した同期チップを複数フレームから検出するコードシフトキ一イング / p54 (0062.jp2)
  24. 4.5 まとめ / p59 (0067.jp2)
  25. 5 アダマール行列から生成される系列を用いるコードシフトキーイングの同期式符号分割多元接続性能 / p61 (0069.jp2)
  26. 5.1 まえがき / p61 (0069.jp2)
  27. 5.2 システム構成 / p61 (0069.jp2)
  28. 5.3 同期式符号分割多元接続性能 / p62 (0070.jp2)
  29. 5.4 まとめ / p67 (0075.jp2)
  30. 6 2種類の内部系列を用いるコードシフトキーイング / p69 (0077.jp2)
  31. 6.1 まえがき / p69 (0077.jp2)
  32. 6.2 システム構成 / p70 (0078.jp2)
  33. 6.3 同期追跡誤差特性 / p72 (0080.jp2)
  34. 6.4 同期追跡誤差特性を考慮したビット誤り率特性 / p73 (0081.jp2)
  35. 6.5 多元接続性能 / p76 (0084.jp2)
  36. 6.6 まとめ / p80 (0088.jp2)
  37. 7 結論 / p81 (0089.jp2)
  38. 謝辞 / p83 (0091.jp2)
  39. 参考文献 / p84 (0092.jp2)
  40. 付録 / p90 (0098.jp2)
  41. A ビット誤り率特性式の導出 / p90 (0098.jp2)
  42. A.1 直交系列を用いた場合のビット誤り率 / p90 (0098.jp2)
  43. A.2 陪直交系列を用いた場合のビット誤り率 / p93 (0101.jp2)
  44. B 同期追跡誤差を考慮した誤り率の導出 / p97 (0105.jp2)
  45. C キャンセラシステムを考慮した誤り率の導出 / p99 (0107.jp2)
  46. D 同期追跡誤差の標準偏差の導出 / p102 (0110.jp2)
  47. E 状態遷移図 / p110 (0118.jp2)
  48. E.1 競合計数器方式の状態遷移図(簡略図) / p110 (0118.jp2)
  49. E.2 競合計数器方式の状態遷移図 / p111 (0119.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000174748
  • NII著者ID(NRID)
    • 8000000175025
  • DOI(NDL)
  • NDL書誌ID
    • 000000339062
  • データ提供元
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ