検索結果40件中 1-20 を表示

  • 1 / 2
  • KASAHARA Hironori ID: 9000004804136

    Department of Electrical, Electronics and Computer Engineering, Waseda University (1997年 CiNii収録論文より)

    CiNii収録論文: 1件

    • Data-Localization Scheduling inside Processor-Cluster for Multigrain Parallel Processing (1997)
  • KASAHARA Hironori ID: 9000004890201

    The authors are with Advanced Parallelizing Compiler Project (2003年 CiNii収録論文より)

    CiNii収録論文: 1件

    • Multigrain Parallel Processing on Compiler Cooperative OSCAR Chip Multiprocessor Architecture (2003)
  • KASAHARA Hironori ID: 9000017683324

    Waseda University (2011年 CiNii収録論文より)

    CiNii収録論文: 2件

    • Power-Aware Compiler Controllable Chip Multiprocessor (2008)
    • A 45-nm 37.3GOPS/W Heterogeneous Multi-Core SOC with 16/32 Bit Instruction-Set General-Purpose Core (2011)
  • Kasahara Hironori ID: 9000323299840

    Department of Computer Science and Engineering, Waseda University (2016年 CiNii収録論文より)

    CiNii収録論文: 1件

    • Android Video Processing System Combined with Automatically Parallelized and Power Optimized Code by OSCAR Compiler (2016)
  • Hironori Kasahara ID: 9000346959364

    CiNii収録論文: 1件

    • Android Video Processing System Combined with Automatically Parallelized and Power Optimized Code by OSCAR Compiler (2016)
  • Hironori Kasahara ID: 9000398260412

    CiNii収録論文: 1件

    • Verified Translation Validation Technique for OSCAR Automatically Parallelizing Compiler (2018)
  • Hironori Kasahara ID: 9000019156990

    Waseda University (2014年 CiNii収録論文より)

    CiNii収録論文: 7件

    • Automatic parallelization with OSCAR API Analyzer: a cross-platform performance evaluation (2012)
    • Opportunities and Challenges of Application-Power Control in the Age of Dark Silicon (2012)
    • Automatic parallelization with OSCAR API Analyzer: a cross-platform performance evaluation (2012)
  • Hironori Kasahara ID: 9000287207568

    CiNii収録論文: 1件

    • Android Movie Player System Combined with Automatically Parallelized and Power Optimized Code by OSCAR Compiler (2014)
  • 笠原 博徳 ID: 1000030152622

    CiNii収録論文: 275件

    • ICS'96参加報告 (1996)
    • 電磁界解析における有限要素・境界要素併用法の並列処理手法 (1998)
    • リアルタイムシステムにおける並列処理 (1992)
  • 笠原 博徳 ID: 9000004373506

    早稲田大学理工学術院コンピュータ・ネットワーク工学科 (2006年 CiNii収録論文より)

    CiNii収録論文: 10件

    • 150回研究会記念特別企画 (2)パネル討論:アーキテクチャ研究の将来 (2004)
    • ト-タル加重フロ-時間最小マルチプロセッサスケジュ-リング問題に対するDF/IHSの応用 (1987)
    • 最適マルチプロセッサスケジュ-リングアルゴリズムを用いたロボットダイナミックスシミュレ-ションの並列処理 (1987)
  • 笠原 博徳 ID: 9000020503032

    早稲田大学理工学部 (1984年 CiNii収録論文より)

    CiNii収録論文: 1件

    • マルチプロセッサ・スケジューリング・アルゴリズムを用いたロボット制御計算の並列処理手法 (1984)
  • 笠原 博徳 ID: 9000020539700

    早稲田大学理工学部 (1988年 CiNii収録論文より)

    CiNii収録論文: 1件

    • ロボット用高度並列処理コンピュータの展望 (1988)
  • 笠原 博徳 ID: 9000046007310

    早稲田大学理工学部コンピュータ・ネットワーク工学科 (2005年 CiNii収録論文より)

    CiNii収録論文: 1件

    • 共有メモリ型マルチプロセッササーバー上におけるOSCAR マルチグレイン自動並列化コンパイラの性能評価 (2005)
  • 笠原 博徳 ID: 9000046008252

    早稲田大学理工学部コンピュータネットワーク工学科 (2005年 CiNii収録論文より)

    CiNii収録論文: 1件

    • 配列間接アクセスを用いないコード生成法を用いた電子回路シミュレーション手法の性能評価 (2005)
  • 笠原 博徳 ID: 9000046011509

    早稲田大学理工学部コンピュータ・ネットワーク工学科 (2005年 CiNii収録論文より)

    CiNii収録論文: 1件

    • 並列度を考慮した標準タスクグラフセットを用いた実行時間最小マルチプロセッサスケジューリングアルゴリズムの性能評価 (2005)
  • 笠原 博徳 ID: 9000046247357

    早稲田大学理工学術院 (2008年 CiNii収録論文より)

    CiNii収録論文: 1件

    • 階層グルーピング対応バリア同期機構の評価 (2008)
  • 笠原 博徳 ID: 9000046251683

    早稲田大学理工学術院基幹理工学部情報理工学科 (2008年 CiNii収録論文より)

    CiNii収録論文: 1件

    • ポインタ解析を用いた制約付きCプログラムの自動並列化 (2008)
  • 笠原 博徳 ID: 9000107382045

    CiNii収録論文: 1件

    • 階層グルーピング対応バリア同期機構の評価 (2008)
  • 笠原 博徳 ID: 9000107382178

    CiNii収録論文: 1件

    • ポインタ解析を用いた制約付きCプログラムの自動並列化 (2008)
  • 笠原 博徳 ID: 9000242389535

    早稲田大学 (2014年 CiNii収録論文より)

    CiNii収録論文: 1件

    • 小ポイントFFTのマルチコア上での自動並列化手法 (2014)
  • 1 / 2
ページトップへ