Search Results1-20 of  80

  • 1 / 4
  • 村上 和彰 ID: 9000008208362

    Articles in CiNii:1

    • PPRAMチップ/システムの現状と課題 (特集 システムLSIを実現する基幹技術) (1998)
  • 村上 和彰 ID: 9000008340225

    Articles in CiNii:1

    • Computer Architecture:A Quantitative Approach/David A.Patterson and John L.Hennessy(1990)--21世紀に向けたコンピュ-タ・ア-キテクチャのバイブル (1990)
  • 村上 和彰 ID: 9000009329125

    Articles in CiNii:1

    • システムLSIのビジネスモデルはどうなるか (小特集 : システムLSI技術) (1998)
  • 村上 和彰 ID: 9000241882829

    Articles in CiNii:1

    • Performance Evaluation of 3D Integrated Multi-core Processors with Temperature Consideration (2011)
  • 村上和彰 ID: 9000242389540

    Faculty of Information Science and Electrical Engineering, Kyushu University (2014 from CiNii)

    Articles in CiNii:1

    • メモリアクセス履歴を波形解析することによるデータプリフェッチの検討 (2014)
  • 村上和彰 ID: 9000245919804

    九大 (2012 from CiNii)

    Articles in CiNii:1

    • 全対全通信向けパケットペーシングにおける送信間隔の導出手法 (2012)
  • 村上 和彰 ID: 9000267764605

    Articles in CiNii:1

    • 情報統括本部の発足、および、情報基盤センター改組にあたって (2007)
  • 村上 和彰 ID: 9000286972239

    Articles in CiNii:1

    • Memory Architectures of Vector Supercomputers (1993)
  • 村上 和彰 ID: 9000287130455

    Articles in CiNii:1

    • Why Don't We Invest in Speculation (1999)
  • 村上和彰 ID: 9000287131186

    Articles in CiNii:1

    • Interactive Essay :Crusoe Breaks x86 Strongholds? / Good Luck, Crusoe! / Will a x86 Android Dream of an Electronic Cow? / I Want to Use It! / Crusoe? Why not Other Smarter Guys? (2000)
  • 村上 和彰 ID: 9000287147014

    Articles in CiNii:1

    • Developing Performance Evaluation Environment for Large Scale Supercomputers (2011)
  • 村上 和彰 ID: 9000287149011

    Articles in CiNii:1

    • Performance Balancing: Software-based On-chip Memory Management for Multicore Processors (2011)
  • 村上和彰 ID: 9000287149237

    Articles in CiNii:1

    • 温度制約を考慮した三次元積層マルチコア・プロセッサの性能評価 (2011)
  • 村上 和彰 ID: 9000287149371

    Articles in CiNii:1

    • 3 Dimensional Integrated SRAM/DRAM Hybrid Cache (2011)
  • 村上 和彰 ID: 9000287159181

    Articles in CiNii:1

    • SRAM/DRAM Hybrid Cache Architecture for Three-dimensional Integrated Circuits (2012)
  • 村上 和彰 ID: 9000287164099

    Articles in CiNii:1

    • Helper-thread Management for Multicore Processors (2012)
  • 村上 和彰 ID: 9000287166179

    Articles in CiNii:1

    • Improving Performance of Many-core Processors through Dynamic Core-count and Frequency Scaling (2012)
  • 村上 和彰 ID: 9000287166184

    Articles in CiNii:1

    • Line Sharing Cache Based on Frequent Value Locality (2012)
  • 村上和彰 ID: 9000287215222

    Articles in CiNii:1

    • 全対全通信向けパケットペーシングにおける送信間隔の導出手法 (2012)
  • 村上 和彰 ID: 9000301727617

    Articles in CiNii:1

    • ビッグデータの活用技術と利用の展望 : 時代はビッグデータからオープンビッグデータへ (特集 ビッグデータの活用) (2015)
  • 1 / 4
Page Top