Search Results1-20 of  72

  • 1 / 4
  • 浅井 哲也 ID: 9000001926697

    豊橋技術科学大学 電気・電子工学系, 東海大学 工学部電子工学科 (1996 from CiNii)

    Articles in CiNii:1

    • 非単調連想記憶ネット : 統計力学的性質とVLSI化 (1996)
  • 浅井 哲也 ID: 9000008208171

    Articles in CiNii:1

    • Seventh International Conference on Microelectronics for Neural,Fuzzy,and Bio-Inspired Systems参加報告 (1999)
  • 浅井 哲也 ID: 9000009296478

    Articles in CiNii:10

    • 三角関数と複素数/耳を澄ませて (特集/背景としての複素数) (1998)
    • エレガントな解答をもとむ (2002)
    • エレガントな解答を求む (2002)
  • 浅井 哲也 ID: 9000009479562

    Articles in CiNii:1

    • <夢絃游言>数学の正しい用い方 (1999)
  • 浅井 哲也 ID: 9000021560373

    Articles in CiNii:1

    • 書評 (1979)
  • 浅井 哲也 ID: 9000021589747

    名古屋大学 (1967 from CiNii)

    Articles in CiNii:1

    • テータ級数とEisenstein級数:Weilによるformulation (1967)
  • 浅井 哲也 ID: 9000242763255

    Articles in CiNii:1

    • エレガントな解答をもとむ 解答 : 出題 2014年1月号 (2014)
  • 浅井 哲也 ID: 9000259594701

    北海道大学情報科学研究科 (2014 from CiNii)

    Articles in CiNii:1

    • 二重キャッシングによるMemcached高速化の提案(FPGA応用,FPGA応用及び一般) (2014)
  • 浅井 哲也 ID: 9000261697533

    北海道大学情報科学研究科 (2014 from CiNii)

    Articles in CiNii:1

    • 二重キャッシングによるMemcached高速化の提案(FPGA応用,FPGA応用及び一般) (2014)
  • 浅井 哲也 ID: 9000261698368

    北海道大学情報科学研究科 (2014 from CiNii)

    Articles in CiNii:1

    • 二重キャッシングによるMemcached高速化の提案(FPGA応用,FPGA応用及び一般) (2014)
  • 浅井 哲也 ID: 9000283769587

    藤井会リハビリテーション病院 (2011 from CiNii)

    Articles in CiNii:1

    • ビデオを用いた運動観察がバランス学習に及ぼす影響 (2011)
  • 浅井 哲也 ID: 9000287177757

    Articles in CiNii:1

    • A Restricted Dynamically Reconfigurable Architecture for Low Power Processors (2013)
  • 浅井 哲也 ID: 9000322738070

    Articles in CiNii:1

    • Scalable FPGA-based Accelerator of Locality-Sensitive Hashing for Similarity Search (2015)
  • 浅井 哲也 ID: 9000325825972

    Articles in CiNii:1

    • 深層畳込みニューラルネットワークに向けたデータ流再構成型演算器アレイアーキテクチャ (リコンフィギャラブルシステム) (2016)
  • 浅井 哲也 ID: 9000325826065

    Articles in CiNii:1

    • FPGAによる多重ハッシュを用いた頻出アイテムセットマイニングのストリームプロセッシング (リコンフィギャラブルシステム) (2016)
  • 浅井 哲也 ID: 9000325826352

    Articles in CiNii:1

    • 長期時系列予測が可能な順伝播時系列メモリネットワークのFPGAアーキテクチャ (リコンフィギャラブルシステム) (2016)
  • 浅井 哲也 ID: 9000356883606

    Articles in CiNii:1

    • 動的再構成ハードウェアアーキテクチャを活かしたCNNの実装と評価 (リコンフィギャラブルシステム) (2017)
  • 浅井 哲也 ID: 9000356883701

    Articles in CiNii:1

    • 二値化ニューラルネットワークアクセラレータのアーキテクチャ検討 (リコンフィギャラブルシステム) (2017)
  • 浅井 哲也 ID: 9000356883844

    Articles in CiNii:1

    • FPGAを用いたCNNの最適ハードウェア構成とその二値化検討 (リコンフィギャラブルシステム) (2017)
  • 浅井 哲也 ID: 9000356884361

    Articles in CiNii:1

    • 時分割多重機構を用いた高密度FPGAイジングマシン (コンピュータシステム) (2017)
  • 1 / 4
Page Top