低消費電力・高速90mm-CMOSクロックドライバ Low Dynamic Power and High Speed 90-nm CMOS Clock Networks
-
- 萩原 洋介 HAGIWARA Yousuke
- 中央大学 大学院 理工学研究科 情報工学専攻 Graduate School of Science and Engineering, Chuo University
-
- 永山 卓 NAGAYAMA Suguru
- 中央大学 大学院 理工学研究科 情報工学専攻 Graduate School of Science and Engineering, Chuo University
-
- 小林 伸彰 KOBAYASHI Nobuaki
- 中央大学 大学院 理工学研究科 情報工学専攻 Graduate School of Science and Engineering, Chuo University
-
- 榎本 忠儀 ENOMOTO Tadayoshi
- 中央大学 大学院 理工学研究科 情報工学専攻 Graduate School of Science and Engineering, Chuo University
この論文をさがす
著者
-
- 萩原 洋介 HAGIWARA Yousuke
- 中央大学 大学院 理工学研究科 情報工学専攻 Graduate School of Science and Engineering, Chuo University
-
- 永山 卓 NAGAYAMA Suguru
- 中央大学 大学院 理工学研究科 情報工学専攻 Graduate School of Science and Engineering, Chuo University
-
- 小林 伸彰 KOBAYASHI Nobuaki
- 中央大学 大学院 理工学研究科 情報工学専攻 Graduate School of Science and Engineering, Chuo University
-
- 榎本 忠儀 ENOMOTO Tadayoshi
- 中央大学 大学院 理工学研究科 情報工学専攻 Graduate School of Science and Engineering, Chuo University
収録刊行物
-
- 電子情報通信学会技術研究報告. SDM, シリコン材料・デバイス
-
電子情報通信学会技術研究報告. SDM, シリコン材料・デバイス 106(206), 87-92, 2006-08-10
参考文献: 4件中 1-4件 を表示
-
1
- <no title>
-
CHEN W-K. ed.
Memory, Microprocessor, and ASIC, 2003
被引用文献1件
-
2
- Automated Low-Power Technique Exploiting Multiple Supply Voltages Applied to a Media Processor
-
USAMI K.
IEEE J. Solid-State Circuits 33(3), 463-472, 1998
DOI 被引用文献26件
-
3
- CMOSディジタル集積回路の低消費電力技術 : 充放電・貫通電流による消費電力の解析とリーク電流削減回路
-
榎本 忠儀 , 鹿野 裕明 , 岡 佳憲
電子情報通信学会技術研究報告. ICD, 集積回路 102(273), 59-66, 2002-08-15
参考文献11件 被引用文献7件
-
4
- 低消費電力・低リーク電流90-nm CMOSクロックドライバ
-
永山 卓 , 榎本 忠儀
電子情報通信学会技術研究報告. ICD, 集積回路 105(476), 13-18, 2005-12-16
参考文献9件 被引用文献4件