超並列計算機RWC - 1における同期機構 Synchronization Mechanisms on the Massively Parallel Computer RWC - 1

この論文にアクセスする

この論文をさがす

著者

抄録

超並列計算機のための高速な同期機構について考える。RICA (duced Interprocessor?Communication Architectu) に基づいた高速なマイクロ同期機構を紹介し、これをソフト的に組み合わせることで種々の同期処理を高速かつ簡単に実現できることを示した。さらに、実際のマイクロ同期機構の実現方法について検討した。その結果、ハードウェア化された同期機構を特殊命令によって起動する方法が、もっとも合理的であることが明らかになった。また、この結果を踏まえて現在開発している、超並列計算機RWC?1のマイクロ同期機構について述べる。This paper describes the efficient synchronization scheme for massively parallel computers. At first, we propose the micro-synchronization scheme based on RICA (Reduced Interprocessor-Communication Architecture). It is shawn that the series of the micro-synchronizations integrated by software can easily and efficiently realize various kinds of synchronizations. Then we discuss the implementation methods of the real micro-synchronization mechanism for the parallel computer. In this paper, a set of special instructions managing the synchronization hardware turns out to be rational, which will be implemented in massively parallel computer RWC-1.

This paper describes the efficient synchronization scheme for massively parallel computers. At first, we propose the micro-synchronization scheme based on RICA(Reduced Interprocessor-Communication Architecture). It is shawn that the series of the micro-synchronizations integrated by software can easily and efficiently realize various kinds of synchronizations. Then we discuss the implementation methods of the real micro-synchronization mechanism for the parallel computer. In this paper, a set of special instructions managing the synchronization hardware turns out to be rational, which will be implemented in massively parallel computer RWC-1.

収録刊行物

  • 情報処理学会研究報告計算機アーキテクチャ(ARC)

    情報処理学会研究報告計算機アーキテクチャ(ARC) 1993(71(1993-ARC-101)), 9-16, 1993-08-19

    一般社団法人情報処理学会

被引用文献:  2件中 1-2件 を表示

各種コード

  • NII論文ID(NAID)
    110002775193
  • NII書誌ID(NCID)
    AN10096105
  • 本文言語コード
    JPN
  • 資料種別
    Technical Report
  • データ提供元
    CJP引用  NII-ELS  IPSJ 
ページトップへ