エンベデッドプロセッサによる低電圧高速LSI対応パワーマネージメント手法の提案  [in Japanese] Power Management Technique for 1-V LSIs using Embedded Processor  [in Japanese]

Search this Article

Author(s)

Abstract

近年、携帯機器の需要の増加にともない、低電力・高速動作のための低電圧技術が多く研究されている。本報告はこのような低電圧技術を用い、高速・低電力なLSIを実現するための新しいパワーマネジメント手法に関するものである。この手法では、低電力LSIのスリープモードを制御するために小型組み込みプロセッサを用い、LSIの処理能力を高め、消費電力を削減することが可能である。本手法を低電力DSPに適応し、処理速度を維持しながら全消費電力を従来の約1/10に削減できることを確認した。

Recently, low-voltage technologies have been proposed for low-power, high-speed LSI along with an increasing demand for portable, battery-operated devices. In this report, a new power management technique is proposed for low-power, high-speed LSIs. This technique reduces the power consumption and enhances the performance of an LSI by using an embedded small processor to control the sleep modes and the processing of the LSI. Using this technique for a low-power DSP, the total power is reduced to about 10 % of one without this technique, while maintaining the speed performance in 1-V LSIs.

Journal

  • IEICE technical report. Electron devices

    IEICE technical report. Electron devices 96(107), 21-26, 1996-06-20

    The Institute of Electronics, Information and Communication Engineers

References:  6

Codes

  • NII Article ID (NAID)
    110003200115
  • NII NACSIS-CAT ID (NCID)
    AN10012954
  • Text Lang
    JPN
  • Article Type
    ART
  • Data Source
    CJP  NII-ELS 
Page Top