2V 250MHzマルチメディアプロセッサデザイン

書誌事項

タイトル別名
  • 2V 250MHz Multimedia Processor Design

この論文をさがす

抄録

MPEG2のようなマルチメディアアプリケーションにおいては, プロセッサに高い演算処理能力が要求される. この要求を満たす, 1.2W@2V 250MHzのVLIWマルチメディアプロセッサを開発した. 本論文では, インプリメンテーションにおけるキー技術について述べる. 0.3μm 1-poly 4-metal CMOSプロセスにより, 30万トランジスタのプロセッサコアと, 64KBのSRAMを6.0mmX6.2mmのチップ面積に納めた. 2ウェイのVLIWと2ウェイのSIMDアーキテクチャにより, 250MHz動作で1000MOPSの動作性能を実現した. 高速プロセッサのインプリメンテーション技術として, クロックスキュー制御, 高速乗算手法, クリティカルパス解析を紹介する.
For multimedia applications like MPEG-2 processing, a processor needs stringent performance. This paper shows a 2V 250MHz 1.2W VLIW multimedia processor and the key technologies for its implementation. The processor core integrates 300k transistors in an 8mm^2 area and is implemented with 64KB SRAM onto a 6.0x6.2mm^2 chip in a 0.3μm 1-poly 4-metal CMOS process. It exploits 2-way VLIW and 2-way SIMD parallelism and gets a sustained throughput of 1000MOPS when running at 250MHz. Implementation techniques such as clock skew control, high speed multiply operations, and some critical paths are discussed as a case study for designing high performance multimedia processors.

収録刊行物

参考文献 (9)*注記

もっと見る

詳細情報 詳細情報について

  • CRID
    1571698602396992768
  • NII論文ID
    110003309374
  • NII書誌ID
    AN10013254
  • 本文言語コード
    en
  • データソース種別
    • CiNii Articles

問題の指摘

ページトップへ