タイミング違反を利用した省電力プロセッサにおける履歴を用いた性能低下抑制手法
Bibliographic Information
- Other Title
-
- タイミング イハン オ リヨウ シタ ショウ デンリョク プロセッサ ニ オケル リレキ オ モチイタ セイノウ テイカ ヨクセイ シュホウ
- 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006)
- ハイパフォーマンス コンピューティング ト アーキテクチャ ノ ヒョウカ ニ カンスル ホッカイドウ ワークショップ HOKKE 2006
Search this article
Journal
-
- 情報処理学会研究報告 = IPSJ SIG technical reports
-
情報処理学会研究報告 = IPSJ SIG technical reports 2006 (20), 145-150, 2006
東京 : 情報処理学会
- Tweet
Details 詳細情報について
-
- CRID
- 1520009409511237504
-
- NII Article ID
- 110004710275
- 110004668766
-
- NII Book ID
- AN10539294
-
- ISSN
- 09196072
-
- NDL BIB ID
- 7841208
-
- Text Lang
- ja
-
- NDL Source Classification
-
- ZM13(科学技術--科学技術一般--データ処理・計算機)
-
- Data Source
-
- NDL
- CiNii Articles
- KAKEN