周期比較器を用いたディジタル制御PLL  [in Japanese] Digital Controlled PLL by Using Clock-Period Comparator  [in Japanese]

Search this Article

Author(s)

Abstract

ディジタル制御PLLに対して,周期比較器(CPC: Clock-Period Comparator)の適用を検討した.閉ループ特性が周波数ドメインで一次の極をもち,リプルがない状態で周波数のロックが起こる.同時に,位相ロックも生じることをシミュレーションにより確認した.

Journal

  • The IEICE transactions on electronics C

    The IEICE transactions on electronics C 89(10), 666-668, 2006-10-01

    The Institute of Electronics, Information and Communication Engineers

References:  2

Cited by:  3

Codes

  • NII Article ID (NAID)
    110007379783
  • NII NACSIS-CAT ID (NCID)
    AA11412446
  • Text Lang
    JPN
  • Article Type
    Journal Article
  • ISSN
    13452827
  • NDL Article ID
    8533674
  • NDL Source Classification
    ZN33(科学技術--電気工学・電気機械工業--電子工学・電気通信)
  • NDL Call No.
    Z16-607
  • Data Source
    CJP  CJPref  NDL  NII-ELS 
Page Top