URR浮動小数点数のための高速演算装置の基本設計と実装 Development of a high performance computing architecture for URR floating-point arithmetic and its implementation

この論文をさがす

収録刊行物

  • 倉敷芸術科学大学紀要

    倉敷芸術科学大学紀要 (13), 45-57[含 英語文要旨], 2008

    加計学園倉敷芸術科学大学

各種コード

  • NII論文ID(NAID)
    40015918740
  • NII書誌ID(NCID)
    AN10518603
  • 本文言語コード
    JPN
  • 雑誌種別
    大学紀要
  • ISSN
    13443623
  • NDL 記事登録ID
    9419515
  • NDL 雑誌分類
    ZV1(一般学術誌--一般学術誌・大学紀要)
  • NDL 請求記号
    Z22-B188
  • データ提供元
    NDL 
ページトップへ