Parallel image processing system with distributed memory and its application to fast moving image analysis 分散メモリ型並列画像処理システムとその高速動画像解析への応用

この論文をさがす

著者

    • Wongwarawipat, Wiwat ウォンワラウィパット, ウィワット

書誌事項

タイトル

Parallel image processing system with distributed memory and its application to fast moving image analysis

タイトル別名

分散メモリ型並列画像処理システムとその高速動画像解析への応用

著者名

Wongwarawipat, Wiwat

著者別名

ウォンワラウィパット, ウィワット

学位授与大学

東京大学

取得学位

工学博士

学位授与番号

甲第9015号

学位授与年月日

1991-03-29

注記・抄録

博士論文

目次

  1. Contents / p1 (0003.jp2)
  2. Preface / p5 (0007.jp2)
  3. 1 Parallel Computer and Image Processing / p1 (0009.jp2)
  4. 1.1 Parallel Processing Architecture / p3 (0011.jp2)
  5. 1.2 Mesh Connected Parallel Processor / p7 (0015.jp2)
  6. 1.3 Global Bus for Image Data Broadcasting / p9 (0017.jp2)
  7. 2 A Visual Interface for Transputer Network (VIT) / p15 (0023.jp2)
  8. 2.1 Visual Interface / p17 (0025.jp2)
  9. 2.2 VIT Processing Element / p20 (0028.jp2)
  10. 2.3 VIT Video Bus / p22 (0030.jp2)
  11. 2.4 Video Data Composition Mode / p26 (0034.jp2)
  12. 2.5 Parallel task distribution / p27 (0035.jp2)
  13. 2.6 Implementation of VIT System / p35 (0043.jp2)
  14. 3 Model based Movement Analysis / p45 (0053.jp2)
  15. 3.1 Motion recognition / p48 (0056.jp2)
  16. 3.2 Fast Optical Flow Detection Algorithm / p49 (0057.jp2)
  17. 3.3 Optical Flow Smoothing and Segmentation / p59 (0067.jp2)
  18. 3.4 Model Fitting Method / p64 (0072.jp2)
  19. 3.5 Superquadrics as Parametric Model / p67 (0075.jp2)
  20. 3.6 Implementation on VIT System / p70 (0078.jp2)
  21. 4 Visual Software Agent / p79 (0087.jp2)
  22. 4.1 The Visual Software Agent (VSA) / p80 (0088.jp2)
  23. 4.2 Parallel Facial Image Synthesis / p85 (0093.jp2)
  24. 4.3 Evaluation / p96 (0104.jp2)
  25. 5 Conclusions / p97 (0105.jp2)
  26. 5.1 Summary / p97 (0105.jp2)
  27. 5.2 Problem Left to be Solved / p98 (0106.jp2)
  28. 5.3 Next Step / p99 (0107.jp2)
  29. A Fast Texture Mapping Algorithm / p103 (0111.jp2)
  30. A.1 Scan Line Conversion / p106 (0114.jp2)
  31. A.2 Coordinate Calculation / p109 (0117.jp2)
  32. B Hardware Details of VIT Processing Element / p115 (0123.jp2)
  33. B.1 Circuit Diagram / p115 (0123.jp2)
  34. B.2 Program List for PAL / p118 (0130.jp2)
  35. Submitted Paper / p127 (0139.jp2)
  36. List of Figures / p129 (0141.jp2)
  37. List of Tables / p133 (0145.jp2)
  38. Bibliography / p135 (0147.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000081773
  • NII著者ID(NRID)
    • 8000000081981
  • DOI(NDL)
  • NDL書誌ID
    • 000000246087
  • データ提供元
    • NDL ONLINE
    • NDLデジタルコレクション
ページトップへ