確率的最適化アルゴリズムの開発とLSIレイアウト設計への応用 カクリツテキ サイテキカ アルゴリズム ノ カイハツ ト LSI レイアウト セッケイ エ ノ オウヨウ
Access this Article
Search this Article
Author
Bibliographic Information
- Title
-
確率的最適化アルゴリズムの開発とLSIレイアウト設計への応用
- Other Title
-
カクリツテキ サイテキカ アルゴリズム ノ カイハツ ト LSI レイアウト セッケイ エ ノ オウヨウ
- Author
-
小圷, 成一
- Author(Another name)
-
コアクツ, セイイチ
- University
-
千葉大学
- Types of degree
-
工学博士
- Grant ID
-
甲第919号
- Degree year
-
1992-03-25
Note and Description
博士論文
研究科: 千葉大学大学院自然科学研究科
千大院自博甲第工15号
Table of Contents
- 目次 / (0006.jp2)
- 概要 / (0003.jp2)
- 1 まえがき / p1 (0008.jp2)
- 2 組合せ最適化問題 / p5 (0012.jp2)
- 2.1 最適化問題の定式化 / p5 (0012.jp2)
- 2.2 シミュレーテッドアニーリング法 / p6 (0013.jp2)
- 2.3 遺伝的アルゴリズム / p10 (0017.jp2)
- 3 遺伝的要素を取り入れた改良型アニーリング法 / p14 (0021.jp2)
- 3.1 従来のシミュレーテッドアニーリング法の問題点 / p14 (0021.jp2)
- 3.2 状態系列の多重化,および状態系列の選択処理 / p15 (0022.jp2)
- 3.3 改良型アニーリング法のアルゴリズム / p20 (0027.jp2)
- 3.4 改良型アニーリング法の特徴 / p23 (0030.jp2)
- 4 改良型アニーリング法の並列処理 / p25 (0032.jp2)
- 4.1 並列処理導入時の問題点 / p25 (0032.jp2)
- 4.2 並列処理システムの概要 / p26 (0033.jp2)
- 4.3 改良型アニーリング法の並列処理化 / p28 (0035.jp2)
- 4.4 階層化状態系列選択処理によるデータ通信時間の短縮 / p31 (0038.jp2)
- 5 レイアウト設計への応用例 / p34 (0041.jp2)
- 5.1 改良型アニーリング法によるブロック配置 / p34 (0041.jp2)
- 5.2 改良型アニーリング法によるブロック配置の並列処理 / p45 (0052.jp2)
- 5.3 遺伝的状態生成処理を取り入れた改良型アニーリング法のフロアプランへの応用 / p49 (0056.jp2)
- 6 むすび / p60 (0067.jp2)
- 謝辞 / p62 (0069.jp2)
- 参考文献 / p63 (0070.jp2)
- 著者関連論文リスト / p66 (0073.jp2)
- 付録 / p69 (0076.jp2)
- 空き領域に基づくアニーリング法のブロック配置問題への適用 / p982 (0083.jp2)