マルチプロセッサ制御ディジタル交換機のフォールトトレランスに関する研究

この論文をさがす

著者

    • 小川, 聰 オガワ, サトシ

書誌事項

タイトル

マルチプロセッサ制御ディジタル交換機のフォールトトレランスに関する研究

著者名

小川, 聰

著者別名

オガワ, サトシ

学位授与大学

京都大学

取得学位

博士 (工学)

学位授与番号

乙第9753号

学位授与年月日

1998-01-23

注記・抄録

博士論文

目次

  1. 論文目録 / (0001.jp2)
  2. 目次 / p1 (0004.jp2)
  3. 1.緒論 / p1 (0005.jp2)
  4. 1.1.問題の背景 / p1 (0005.jp2)
  5. 1.2.本研究の目的と本論文の構成 / p2 (0006.jp2)
  6. 2.ディジタル交換機のビルディングブロック化 / p4 (0007.jp2)
  7. 2.1.交換機のシステム構成条件 / p4 (0007.jp2)
  8. 2.2.交換機の構築に当たっての特徴 / p5 (0007.jp2)
  9. 2.3.世界の交換機 / p6 (0008.jp2)
  10. 2.4.交換機の機能分散化と負荷分散化 / p18 (0014.jp2)
  11. 2.5.DTSのシステム構成 / p19 (0014.jp2)
  12. 3.DTSのフォールト処理 / p31 (0020.jp2)
  13. 3.1.フォールト処理に関する定義 / p31 (0020.jp2)
  14. 3.2.DTSの冗長構成 / p35 (0022.jp2)
  15. 3.3.フェイルソフトシステム / p37 (0023.jp2)
  16. 3.4.DTSの再開処理 / p47 (0028.jp2)
  17. 4.フォールト処理の評価 / p50 (0030.jp2)
  18. 4.1.システム不稼動率の評価 / p50 (0030.jp2)
  19. 4.2.サービス中断時間の評価 / p58 (0034.jp2)
  20. 5.DTSへのフォールトトレラントソフトウェアの導入検討 / p68 (0039.jp2)
  21. 5.1.ソフトウェアフォールトトレランスの有効性 / p68 (0039.jp2)
  22. 5.2.ソフトウェア冗長に関する定義 / p70 (0040.jp2)
  23. 5.3.ソフトウェア冗長技法 / p73 (0041.jp2)
  24. 5.4.分散システムのフォールトトレラントアーキテクチャ / p77 (0043.jp2)
  25. 5.5.ソフトウェア構成法 / p86 (0048.jp2)
  26. 6.ソフトウェアフォールトトレラントアーキテクチヤの比較 / p94 (0052.jp2)
  27. 6.1.ソフトウェア量 / p94 (0052.jp2)
  28. 6.2.ハードウェア量 / p95 (0052.jp2)
  29. 6.3.実行時間オーバヘッド / p97 (0053.jp2)
  30. 6.4.ソフトウェア障害の確率 / p98 (0054.jp2)
  31. 6.5.システム障害の確率 / p102 (0056.jp2)
  32. 7.DTSへのソフトウェアフォールトトレラントアーキテクチャの適用 / p115 (0062.jp2)
  33. 7.1.DTSにおけるフォールトトレラントユニット構成法 / p115 (0062.jp2)
  34. 7.2.動的負荷分散部分への適用 / p120 (0065.jp2)
  35. 7.3.静的負荷分散部分への適用 / p124 (0067.jp2)
  36. 8.結論 / p127 (0068.jp2)
  37. 参考文献 / p133 (0071.jp2)
  38. 付録 / p137 (0073.jp2)
0アクセス

各種コード

  • NII論文ID(NAID)
    500000154121
  • NII著者ID(NRID)
    • 8000001093131
  • DOI(NDL)
  • NDL書誌ID
    • 000000318435
  • データ提供元
    • NDL-OPAC
    • NDLデジタルコレクション
ページトップへ