Sub-0.1μmCMOSプロセス技術に関する研究
Access this Article
Search this Article
Author
Bibliographic Information
- Title
-
Sub-0.1μmCMOSプロセス技術に関する研究
- Author
-
後藤, 賢一
- Author(Another name)
-
ゴトウ, ケンイチ
- University
-
東北大学
- Types of degree
-
博士(工学)
- Grant ID
-
乙第7512号
- Degree year
-
1998-07-08
Note and Description
博士論文
Table of Contents
- 論文内容要旨 / (0003.jp2)
- 目次 / p1 (0004.jp2)
- 第1章 序論 / p3 (0006.jp2)
- 第2章 デカボランイオン注入法 / p6 (0009.jp2)
- 2.1 はじめに / p6 (0009.jp2)
- 2.2 注入エネルギーとビーム電流 / p8 (0011.jp2)
- 2.3 デカボランイオン注入装置 / p9 (0012.jp2)
- 2.4 デカボランによる浅い接合の形成 / p10 (0013.jp2)
- 2.5 半導体デバイスへの応用 / p11 (0014.jp2)
- 2.6 まとめ / p13 (0016.jp2)
- 第3章 2step活性化アニール法による高性能50nmPMOSFETの試作 / p27 (0030.jp2)
- 3.1 はじめに / p27 (0030.jp2)
- 3.2 浅い接合の形成 / p28 (0031.jp2)
- 3.3 2step活性化アニールプロセス / p28 (0031.jp2)
- 3.4 ゲート長50nmPMOSデバイスの試作 / p29 (0032.jp2)
- 3.5 デバイス特性 / p30 (0033.jp2)
- 3.6 まとめ / p31 (0034.jp2)
- 第4章 従来のサリサイドプロセとCoサリサイドによる低抵抗化 / p43 (0046.jp2)
- 4.1 はじめに / p43 (0046.jp2)
- 4.2 ゲート抵抗とデバイス動作速度 / p43 (0046.jp2)
- 4.3 サリサイドプロセス / p44 (0047.jp2)
- 4.4 Tiサリサイド / p45 (0048.jp2)
- 4.5 Niサリサイド / p46 (0049.jp2)
- 4.6 Ptサリサイド / p46 (0049.jp2)
- 4.7 Coサリサイド / p47 (0050.jp2)
- 4.8 各サリサイドプロセスと動作速度 / p48 (0051.jp2)
- 4.9 まとめ / p49 (0052.jp2)
- 第5章 Coサリサイド接合リーク機構の解明とその解決法 / p63 (0066.jp2)
- 5.1 はじめに / p63 (0066.jp2)
- 5.2 実験 / p63 (0066.jp2)
- 5.3 接合リーク機構の統計的解析 / p63 (0066.jp2)
- 5.4 [科学式]スパイクによる接合リーク機構 / p65 (0068.jp2)
- 5.5 高温Coサリサイドプロセス / p67 (0070.jp2)
- 5.6 まとめ / p68 (0071.jp2)
- 第6章 結論 / p83 (0085.jp2)
- 謝辞 / p86 (0088.jp2)
- 発表論文 / p87 (0089.jp2)
- 学会発表 / p88 (0090.jp2)
- 付録 Shift&Ratio法による実効ゲート長の抽出 / p92 (0094.jp2)
- 1 はじめに / p92 (0094.jp2)
- 2 Shift&Ratio法の原理 / p92 (0094.jp2)
- 3 シュミレーションによる実効ゲート長の考察 / p96 (0098.jp2)