Studies on printed circuit board assembly optimization and hybrid flowshop scheduling problems プリント基板実装最適化及びハイブリッドフローショップスケジューリングに関する研究

この論文をさがす

著者

    • 靳, 志宏 キン, シコウ

書誌事項

タイトル

Studies on printed circuit board assembly optimization and hybrid flowshop scheduling problems

タイトル別名

プリント基板実装最適化及びハイブリッドフローショップスケジューリングに関する研究

著者名

靳, 志宏

著者別名

キン, シコウ

学位授与大学

名古屋工業大学

取得学位

博士 (工学)

学位授与番号

甲第298号

学位授与年月日

2000-03-23

注記・抄録

博士論文

目次

  1. Contents / p5 (0005.jp2)
  2. Preface / p1 (0008.jp2)
  3. 1 Introduction / p5 (0010.jp2)
  4. 1.1 Flexible Manufacturing Systems / p5 (0010.jp2)
  5. 1.2 PCB Assembly Systems / p6 (0011.jp2)
  6. 1.3 Hybrid Flowshop(HFS) / p6 (0011.jp2)
  7. 1.4 Subproblems / p8 (0012.jp2)
  8. 1.5 Review of Literature / p10 (0013.jp2)
  9. 1.6 Outline / p13 (0014.jp2)
  10. 2 Insertion Sequencing and Reel Positioning Problems / p15 (0015.jp2)
  11. 2.1 Introduction / p15 (0015.jp2)
  12. 2.2 PCB Assembly Process / p17 (0016.jp2)
  13. 2.3 Formulation / p20 (0018.jp2)
  14. 2.4 The Composite Algorithm for ISP and RPP / p26 (0021.jp2)
  15. 2.5 An Implementation / p32 (0024.jp2)
  16. 2.6 Conclusions / p35 (0025.jp2)
  17. 3 An Optimal Assembly Mode Problem / p37 (0026.jp2)
  18. 3.1 An Optimal Assembly mode / p37 (0026.jp2)
  19. 3.2 Mathematical Formulation / p38 (0027.jp2)
  20. 3.3 The Heuristic Algorithm for OAMP / p40 (0028.jp2)
  21. 3.4 Numerical Examples / p43 (0029.jp2)
  22. 3.5 An Alternative Model to Subset Enumeration / p44 (0030.jp2)
  23. 3.6 Conclusions / p49 (0032.jp2)
  24. 4 Hybrid Flowshop Scheduling Problems / p51 (0033.jp2)
  25. 4.1 Introduction / p51 (0033.jp2)
  26. 4.2 Review of Literature / p52 (0034.jp2)
  27. 4.3 Formulation / p54 (0035.jp2)
  28. 4.4 Concluding Remarks / p57 (0036.jp2)
  29. 5 Reversibility in Scheduling Problems / p59 (0037.jp2)
  30. 5.1 Introduction / p59 (0037.jp2)
  31. 5.2 Hybrid Flowshop Problems / p61 (0038.jp2)
  32. 5.3 Hybrid General Shop Problems / p64 (0040.jp2)
  33. 5.4 Stochastic Hybrid General Shop Problems / p68 (0042.jp2)
  34. 5.5 Conclusions / p69 (0042.jp2)
  35. 6 Global Lower Bounds for HFS Scheduling Problems / p71 (0043.jp2)
  36. 6.1 Review of Literature / p71 (0043.jp2)
  37. 6.2 Notation / p72 (0044.jp2)
  38. 6.3 Machine-based Lower Bounds / p73 (0044.jp2)
  39. 6.4 Stage-based Lower Bounds / p75 (0045.jp2)
  40. 6.5 Global Lower Bound / p77 (0046.jp2)
  41. 6.6 Experimental Comparison and Conclusions / p78 (0047.jp2)
  42. 7 Global Procedures for PCB Assembly Line Scheduling / p81 (0048.jp2)
  43. 7.1 Introduction / p81 (0048.jp2)
  44. 7.2 The Three Constituent Subproblems / p82 (0049.jp2)
  45. 7.3 The Global Procedure / p84 (0050.jp2)
  46. 7.4 The Composite Algorithms for ALSP / p86 (0051.jp2)
  47. 7.5 Experimental Evaluation / p90 (0053.jp2)
  48. 7.6 Conclusions / p100 (0058.jp2)
  49. 8 An Extension to Multi-stage HFS Scheduling Problems / p103 (0059.jp2)
  50. 8.1 Introduction / p103 (0059.jp2)
  51. 8.2 Heuristic Job Allocation Rules / p103 (0059.jp2)
  52. 8.3 Heuristic Approaches / p104 (0060.jp2)
  53. 8.4 The Composite Algorithms for MHFS / p105 (0060.jp2)
  54. 8.5 Experimental Evaluation / p109 (0062.jp2)
  55. 8.6 Conclusions / p111 (0063.jp2)
  56. 9 Summary and Conclusions / p115 (0065.jp2)
  57. References / p119 (0067.jp2)
  58. A ACRONYM GLOSSARY / p127 (0071.jp2)
  59. B LIST OF PUBLICATIONS / p129 (0072.jp2)
1アクセス

各種コード

  • NII論文ID(NAID)
    500000187876
  • NII著者ID(NRID)
    • 8000000188159
  • DOI(NDL)
  • NDL書誌ID
    • 000000352190
  • データ提供元
    • NDL ONLINE
    • NDLデジタルコレクション
ページトップへ