Silicon front-end junction formation : physics and technology : symposium held April 13-15, 2004, San Francisco, California, U.S.A.
著者
書誌事項
Silicon front-end junction formation : physics and technology : symposium held April 13-15, 2004, San Francisco, California, U.S.A.
(Materials Research Society symposium proceedings, v. 810)
Materials Research Society, c2004
大学図書館所蔵 全3件
  青森
  岩手
  宮城
  秋田
  山形
  福島
  茨城
  栃木
  群馬
  埼玉
  千葉
  東京
  神奈川
  新潟
  富山
  石川
  福井
  山梨
  長野
  岐阜
  静岡
  愛知
  三重
  滋賀
  京都
  大阪
  兵庫
  奈良
  和歌山
  鳥取
  島根
  岡山
  広島
  山口
  徳島
  香川
  愛媛
  高知
  福岡
  佐賀
  長崎
  熊本
  大分
  宮崎
  鹿児島
  沖縄
  韓国
  中国
  タイ
  イギリス
  ドイツ
  スイス
  フランス
  ベルギー
  オランダ
  スウェーデン
  ノルウェー
  アメリカ
注記
Includes bibliographical references and indexes
内容説明・目次
内容説明
In this book researchers come together to highlight trends in research on the formation of ultrashallow junctions and their integration into devices. It is generally agreed that conventional RTP processes will not be able to reach the 45nm node of the ITRS. As alternatives, concepts based on solid-phase epitaxy or millisecond-flash annealing, and the use of impurities like fluorine or carbon, are discussed. An important issue for future devices is silicides and germanides. With a trend towards lower process temperatures, interest is directed towards nickel silicides. Of similar importance is the use of silicon-germanium layers in which dopant redistribution is affected by strain effects. Since process development and optimization are hardly conceivable without technology computer-aided design, the potentials and limitations of process simulation are addressed. Additional presentations focus on applications from atomistic modeling to the prediction of ultrashallow junction formation. Applications of state-of -the-art characterization methods are also demonstrated.
「Nielsen BookData」 より