In-memory computing : synthesis and optimization
著者
書誌事項
In-memory computing : synthesis and optimization
Springer, c2020
- [: pbk.]
大学図書館所蔵 全1件
  青森
  岩手
  宮城
  秋田
  山形
  福島
  茨城
  栃木
  群馬
  埼玉
  千葉
  東京
  神奈川
  新潟
  富山
  石川
  福井
  山梨
  長野
  岐阜
  静岡
  愛知
  三重
  滋賀
  京都
  大阪
  兵庫
  奈良
  和歌山
  鳥取
  島根
  岡山
  広島
  山口
  徳島
  香川
  愛媛
  高知
  福岡
  佐賀
  長崎
  熊本
  大分
  宮崎
  鹿児島
  沖縄
  韓国
  中国
  タイ
  イギリス
  ドイツ
  スイス
  フランス
  ベルギー
  オランダ
  スウェーデン
  ノルウェー
  アメリカ
注記
Includes bibliographical references and index
内容説明・目次
内容説明
This book describes a comprehensive approach for synthesis and optimization of logic-in-memory computing hardware and architectures using memristive devices, which creates a firm foundation for practical applications. Readers will get familiar with a new generation of computer architectures that potentially can perform faster, as the necessity for communication between the processor and memory is surpassed. The discussion includes various synthesis methodologies and optimization algorithms targeting implementation cost metrics including latency and area overhead as well as the reliability issue caused by short memory lifetime.
Presents a comprehensive synthesis flow for the emerging field of logic-in-memory computing;
Describes automated compilation of programmable logic-in-memory computer architectures;
Includes several effective optimization algorithm also applicable to classical logic synthesis;
Investigates unbalanced write traffic in logic-in-memory architectures and describes wear leveling approaches to alleviate it.
目次
Chapter 1: Introduction.- Chapter 2: Background.- Chapter 3: BDD Optimization and Approximation: A Multi-Criteria Approach.- Chapter 4: Synthesis for Logic-in-Memory Computing using RRAM.- Chapter 5: Compilation and Wear Le0veling for Programmable Logic-in-Memory (PLiM) Architecture.- Chapter 6: Conclusions.
「Nielsen BookData」 より