井上 弘士 INOUE Koji

ID:9000046253664

九州大学大学院システム情報科学研究院 Faculty of Information Science and Electrical Engineering (2017年 CiNii収録論文より)

Search authors sharing the same name

Articles:  1-7 of 7

  • Trend and Perspective of Microprocessors Based on Single-flux-quantum Logic  [in Japanese]

    TANAKA Masamitsu , FUJIMAKI Akira , INOUE Koji

    <p>The recent trend and perspectives for high-performance microprocessors based on superconductor single-fluxquantum (SFQ) logic families are described. The rapid single-flux-quantum (RSFQ) and …

    TEION KOGAKU (Journal of Cryogenics and Superconductivity Society of Japan) 52(5), 323-331, 2017

    J-STAGE 

  • Performance Optimization Under Power Constraint for Molecular Science Applications  [in Japanese]

    INADOMI Yuichi , INOUE Koji

    Power is the most important resource on the next-generation supercomputers, and they will be operated under power constraint. Therefore, there is a need to maximize performance of HPC application unde …

    Journal of Computer Chemistry, Japan 14(6), 201-202, 2016

    J-STAGE 

  • Power Consumption Evaluation of an MHD Simulation under CPU and DRAM Power Capping  [in Japanese]

    Keiichiro Fukazawa , Mutsumi Aoyagi , Tomonori Tsuhata , Kyohei Yoshida , Yuichi Inadomi , Koji Inoue

    現在,エクサフロップス級計算機システムを実現するために,消費電力を削減することが重要な課題となっている.しかしながらアプリケーションレベルでは消費電力について研究が進んでおらず,アプリケーションが持つ消費電力特性もよく調べられていないのが現状である.そこで本研究では,CPU 消費電力,DRAM 消費電力に制限をかけた場合の惑星磁気圏 MHD シミュレーションコードがどのような消費電力特性を持つかを …

    IPSJ SIG Notes 2014-HPC-146(5), 1-8, 2014-09-25

  • 並列フラグメント分子軌道法プログラムOpenFMOの超並列化  [in Japanese]

    稲富 雄一 , 井上 弘士 , 眞木 淳 , 本田 宏明 , 青柳 睦

    CICSJ Bulletin 32(1), 6, 2014

    J-STAGE 

  • Adaptive Management of Parallelism on Transactional Memories  [in Japanese]

    TAKEDA Susumu , SHIMASAKI Keita , INOUE Koji , MURAKAMI Kazuaki

    本稿では,トランザクショナルメモリにおける性能向上を目的とした並列実行トランザクション数動的制御法を提案する.一般に,並列プログラムにおいては共有変数へのアクセスに関して排他制御を行う必要がある.トランザクショナルメモリでは,複数スレツドに対して共有変数の同時アクセスを許すことで高性能化を実現する.しかしながら,複数スレッドによる共有変数へのアクセスにおいて不都合が発生した場合には,それまでの実行 …

    IEICE technical report 108(28), 81-86, 2008-05-13

    References (6)

  • Quantitative Analysis of Memory Workload on Chip-Multiprocessors  [in Japanese]

    YAMAGUCHI Mitsuaki , INOUE Koji , MURAKAMI Kazuaki

    複数コアを1チップに搭載するチップマルチプロセッサ(CMP)が注目されている.CMPでは,チップ内並列処理により高い演算性能を達成することができる.共有型キャッシュを搭載するCMPの場合,各コアは最大でキャッシュの全容量を利用可能となる.しかしながら,その反面,複数アプリケーションを同時に実行した場合には,複数コアによるキャッシュアクセスが発生するため競合性ミスが増加する.その結果,あるコアにおけ …

    IPSJ SIG Notes 178, 111-116, 2008-05-06

    References (8)

  • Adaptive Management of Parallelism on Transactional Memories  [in Japanese]

    TAKEDA Susumu , SHIMASAKI Keita , INOUE Koji , MURAKAMI Kazuaki

    本稿では,トランザクショナルメモリにおける性能向上を目的とした並列実行トランザクション数動的制御法を提案する.一般に,並列プログラムにおいては共有変数へのアクセスに関して排他制御を行う必要がある.トランザクショナルメモリでは,複数スレツドに対して共有変数の同時アクセスを許すことで高性能化を実現する.しかしながら,複数スレッドによる共有変数へのアクセスにおいて不都合が発生した場合には,それまでの実行 …

    IPSJ SIG Notes 178, 81-86, 2008-05-06

    References (6)

Page Top