田邉 顕 TANABE Ken

ID:9000046318182

株式会社東芝 Toshiba Corporation (2009年 CiNii収録論文より)

Search authors sharing the same name

Articles:  1-2 of 2

  • A 6-bit Arbitrary Digital Noise Emulator in 65nm CMOS Technology  [in Japanese]

    FUJIMOTO Daisuke , MATSUNO Tetsuro , KOSAKA Daisuke , HAMANISHI Naoyuki , TANABE Ken , SHIOCHI Masazumi , NAGATA Makoto

    時分割寄生容量列(time-series charging of divided parasitic capacitance:TSDPC)モデルに基づいたCMOSデジタル回路の電源雑音発生をエミュレートする任意雑音発生回路(arbitrary noise generator:ANG)を提案する.プロトタイプは128ワードのSRAMによって容量値を任意設定可能な32セル×32セルの6ビットTSDPC …

    IEICE technical report 109(214), 7-10, 2009-09-24

    References (4)

  • A 6-bit Arbitrary Digital Noise Emulator in 65nm CMOS Technology  [in Japanese]

    FUJIMOTO Daisuke , MATSUNO Tetsuro , KOSAKA Daisuke , HAMANISHI Naoyuki , TANABE Ken , SHIOCHI Masazumi , NAGATA Makoto

    時分割寄生容量列(time-series charging of divided parasitic capacitance:TSDPC)モデルに基づいたCMOSデジタル回路の電源雑音発生をエミュレートする任意雑音発生回路(arbitrary noise generator:ANG)を提案する.プロトタイプは128ワードのSRAMによって容量値を任意設定可能な32セル×32セルの6ビットTSDPC …

    ITE Technical Report 33.39(0), 7-10, 2009

    J-STAGE  References (4)

Page Top