前多 正, 東海林 貴司, 狐塚 正樹, 岡田 光司, 深石 宗生
映像情報メディア学会技術報告
34.29
(0),
49-54,
2010
2.1-2.8GHz帯で動作する低雑音・低消費電力な全デジタルPLLについて述べた。PLLの位相雑音を低減するために、2段階の量子化を行うTDCで時間分解能を向上させる構成を採用した。このTDCは位相比較に必要な最小の時間窓の範囲で間欠動作を行ない消費電力の増加を抑制している。90nm標準CMOSプロセスで試作したPLLで、基準周波数40MHz、ループ帯域500KHzのときに、インバンド位相雑音…
DOI
Web Site
Web Site
被引用文献2件
参考文献19件