半導体の高次元化技術 : 貫通電極による3D/2.5D/2.1D実装
著者
書誌事項
半導体の高次元化技術 : 貫通電極による3D/2.5D/2.1D実装
東京電機大学出版局, 2015.4
- タイトル読み
-
ハンドウタイ ノ コウジゲンカ ギジュツ : カンツウ デンキョク ニ ヨル 3D 2.5D 2.1D ジッソウ
電子リソースにアクセスする 全1件
大学図書館所蔵 件 / 全55件
-
該当する所蔵館はありません
- すべての絞り込み条件を解除する
この図書・雑誌をさがす
注記
参考文献: 各章末
内容説明・目次
目次
- 第1章 TSV技術の開発
- 第2章 TSVの作成プロセス
- 第3章 TSVチップの3D積層技術
- 第4章 TSVを使ったワイドIOメモリシステム
- 第5章 2.5D TSVチップ積層構造
- 第6章 TSV‐3Dメモリシステムの開発
- 第7章 新インターポーザと2.1Dデバイス
- 第8章 3D用マイクロバンプ、チップフィル、実装材料
- 第9章 TSV関連の技術開発
「BOOKデータベース」 より