MIPS‐X RISCの実現 : 最新RISCプロセッサの設計ドキュメント
Author(s)
Bibliographic Information
MIPS‐X RISCの実現 : 最新RISCプロセッサの設計ドキュメント
(I/F essence)
CQ出版, 1992.7
- Other Title
-
The MIPS‐X RISC Microprocessor
- Title Transcription
-
MIPS-X RISC ノ ジツゲン : サイシン RISC プロセッサ ノ セッケイ ドキュメント
Available at 14 libraries
  Aomori
  Iwate
  Miyagi
  Akita
  Yamagata
  Fukushima
  Ibaraki
  Tochigi
  Gunma
  Saitama
  Chiba
  Tokyo
  Kanagawa
  Niigata
  Toyama
  Ishikawa
  Fukui
  Yamanashi
  Nagano
  Gifu
  Shizuoka
  Aichi
  Mie
  Shiga
  Kyoto
  Osaka
  Hyogo
  Nara
  Wakayama
  Tottori
  Shimane
  Okayama
  Hiroshima
  Yamaguchi
  Tokushima
  Kagawa
  Ehime
  Kochi
  Fukuoka
  Saga
  Nagasaki
  Kumamoto
  Oita
  Miyazaki
  Kagoshima
  Okinawa
  Korea
  China
  Thailand
  United Kingdom
  Germany
  Switzerland
  France
  Belgium
  Netherlands
  Sweden
  Norway
  United States of America
Search this Book/Journal
Description and Table of Contents
Description
RISCの内部構造はどうなっているか、命令セットはどうきめられたか、ハードはどうインプリメントされたか、従来のぞくことができなかった聖地を、第2世代RISCのMIPS‐X開発プロジェクトのメンバがじきじぎに公開してくれました。本書をトレースしていけばRISCが自作できそうなほどに、詳細です。
Table of Contents
- 1章 イントロダクション
- 2章 アーキテクチャ
- 3章 コンパイラ・システム
- 4章 ハードウェアの概略
- 5章 実行エンジン
- 6章 命令フェッチ回路
- 7章 外部インターフェース
by "BOOK database"