比較研究RISCアーキテクチャ : 基礎から学ぶプロセッサ設計とVLSIチップの実例

Bibliographic Information

比較研究RISCアーキテクチャ : 基礎から学ぶプロセッサ設計とVLSIチップの実例

Stephen B. Furber著 ; 今井正治監訳

日経BP社, 1992.1

Other Title

VLSI RISC architecture and organization

Title Transcription

ヒカク ケンキュウ RISC アーキテクチャ : キソ カラ マナブ プロセッサ セッケイ ト VLSI チップ ノ ジツレイ

Available at  / 28 libraries

Details

  • NCID
    BN07284987
  • ISBN
    • 4822271358
  • Country Code
    ja
  • Title Language Code
    jpn
  • Text Language Code
    jpn
  • Original Language Code
    eng
  • Place of Publication
    東京
  • Pages/Volumes
    xi, 303p
  • Size
    27cm
  • Classification
  • Subject Headings
Page Top